特許
J-GLOBAL ID:200903043159981114
アクティブ基板、表示装置およびその製造方法
発明者:
,
,
,
,
,
,
,
出願人/特許権者:
代理人 (3件):
山本 秀策
, 安村 高明
, 大塩 竹志
公報種別:公開公報
出願番号(国際出願番号):特願2004-127439
公開番号(公開出願番号):特開2005-115326
出願日: 2004年04月22日
公開日(公表日): 2005年04月28日
要約:
【課題】 アクティブマトリクス表示装置において、欠陥絵素がより視認にくいように絵素欠陥の種類に応じた修復をより容易にできて、その製造歩留まりを向上できる。【解決手段】 アクティブマトリクス型画像表示装置における画素修正方法、特にソースバスラインと絵素電極を短絡する修正方法において、補助容量電極12,5AやTFT4での不具合による点欠陥が検出された場合、基板裏側から第1の突出部12Dと第2の突出部7Dとの重畳部にレーザ照射を行い、不具合があった補助容量電極12,5AやTFT4の切断部位P,Qにレーザ照射を行ってその悪影響を取り除くため、より少ないレーザ照射工程で不良部位からの悪影響を受けず欠陥絵素部がより視認にくいように、絵素欠陥の種類に応じた修復をより容易に行うことができて、その製造歩留まりを向上させることができる。【選択図】 図1
請求項(抜粋):
信号配線が一方駆動領域に接続されたスイッチング素子と、該スイッチング素子の他方駆動領域に接続された絵素電極とを有する絵素部が二次元状に複数配列されたアクティブ基板において、
エネルギー付与により、該スイッチング素子の他方駆動領域を構成する半導体層を該絵素電極と切り離し可能とする他方駆動領域切断部位および、該スイッチング素子の他方駆動領域を構成する半導体層に接続された付加容量部を該絵素電極と切り離し可能とする付加容量切断部位のうち少なくともいずれかと、
該絵素電極に接続された導電性物質層または半導体層からなる第1層と、該信号配線に接続された導電性物質層または半導体層からなる第2層とが間に絶縁膜を挟んで、エネルギー付与により短絡可能なように一部重畳された短絡部位とを有するアクティブ基板。
IPC (6件):
G09F9/30
, G02F1/1337
, G02F1/1343
, G02F1/1368
, G09F9/00
, H05B33/14
FI (6件):
G09F9/30 338
, G02F1/1337 505
, G02F1/1343
, G02F1/1368
, G09F9/00 352
, H05B33/14 A
Fターム (54件):
2H090HB08Y
, 2H090LA01
, 2H090MA01
, 2H090MA15
, 2H090MB01
, 2H092GA14
, 2H092HA04
, 2H092JA03
, 2H092JA25
, 2H092JA26
, 2H092JA37
, 2H092JA46
, 2H092JB42
, 2H092JB57
, 2H092JB73
, 2H092KA04
, 2H092KA12
, 2H092KA17
, 2H092KB22
, 2H092KB24
, 2H092KB25
, 2H092MA07
, 2H092MA47
, 2H092MA52
, 2H092NA12
, 2H092NA29
, 2H092PA02
, 2H092QA06
, 3K007AB17
, 3K007AB18
, 3K007BA06
, 3K007DB03
, 3K007GA00
, 5C040FA04
, 5C040GB06
, 5C094AA41
, 5C094AA42
, 5C094AA43
, 5C094BA03
, 5C094BA04
, 5C094BA27
, 5C094BA31
, 5C094BA43
, 5C094CA19
, 5C094DB04
, 5C094EA10
, 5G435AA17
, 5G435AA19
, 5G435BB05
, 5G435BB06
, 5G435BB12
, 5G435CC09
, 5G435KK05
, 5G435KK10
引用特許:
出願人引用 (12件)
全件表示
審査官引用 (10件)
全件表示
前のページに戻る