特許
J-GLOBAL ID:200903046670017716

画像表示装置の駆動回路、および電子機器

発明者:
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願2001-034847
公開番号(公開出願番号):特開2001-306015
出願日: 2001年02月13日
公開日(公表日): 2001年11月02日
要約:
【要約】【課題】 画像表示装置においてデジタル方式の信号線駆動回路の占有面積は大きく、これが表示装置の小型化の妨げになっている。【解決手段】 信号線駆動回路内の記憶回路やD/A変換回路をn本(nは2以上の自然数)の信号線で共有する。1水平走査期間をn個に分割し、その分割された各期間に、記憶回路やD/A変換回路がそれぞれ異なる信号線に対して処理を行なうことで、全ての信号線を駆動することができる。こうして信号線駆動回路内の記憶回路やD/A変換回路を従来例のn分の1にすることが可能となる。
請求項(抜粋):
mビット(mは自然数)のデジタル映像信号を記憶する第1の記憶回路と、該第1の記憶回路の出力信号を記憶する第2の記憶回路と、該第2の記憶回路の出力信号をアナログ信号に変換するD/A変換回路とを有するアクティブマトリクス型画像表示装置の駆動回路において、水平方向の有効信号線数をkとしたとき、前記第1の記憶回路と前記第2の記憶回路のそれぞれの数はn分のm×kであること(nは2以上の自然数)を特徴とする画像表示装置の駆動回路。
IPC (5件):
G09G 3/20 623 ,  G09G 3/20 ,  G02F 1/133 550 ,  G02F 1/1345 ,  G09G 3/36
FI (7件):
G09G 3/20 623 B ,  G09G 3/20 623 D ,  G09G 3/20 623 G ,  G09G 3/20 623 H ,  G02F 1/133 550 ,  G02F 1/1345 ,  G09G 3/36
引用特許:
出願人引用 (12件)
全件表示
審査官引用 (12件)
全件表示

前のページに戻る