特許
J-GLOBAL ID:200903047787037919
電源回路および半導体集積装置
発明者:
出願人/特許権者:
代理人 (1件):
堀口 浩
公報種別:公開公報
出願番号(国際出願番号):特願2005-320537
公開番号(公開出願番号):特開2007-129841
出願日: 2005年11月04日
公開日(公表日): 2007年05月24日
要約:
【課題】 安定したデッドタイムが得られる電源回路および半導体集積装置を提供する。【解決手段】 入力電源電圧VINと基準電位PGND間に接続された第1および第2トランジスタ11、12を有する出力回路13と、繰り返し信号Voscを出力する信号発生回路と14、所定のオフセット信号Vsを出力するオフセット信号発生回路16と、繰り返し信号Voscと所定の基準信号Verとを比較し、繰り返し信号Voscが基準信号Verより高くなる期間に第1トランジスタ11をオフさせる第1制御信号を出力する第1コンパレータ17と、繰り返し信号Voscをオフセット信号Vsによりレベルシフトした信号と基準信号Verとを比較し、レベルシフトした信号が基準信号Verより高くなる期間に第2トランジスタをオンさせる第2制御信号を出力する第2コンパレータ18とを具備する。【選択図】 図1
請求項(抜粋):
電源電圧と基準電位間に接続された第1および第2トランジスタと、
繰り返し信号を出力する信号発生回路と、
所定のオフセット信号を出力するオフセット信号発生回路と、
前記繰り返し信号と所定の基準信号とを比較し、前記繰り返し信号が前記基準信号より高くなる期間に前記第1トランジスタをオフさせる第1制御信号を出力する第1コンパレータと、
前記オフセット信号により、前記繰り返し信号をレベルシフトした信号と前記基準信号とを比較し、前記レベルシフトした繰り返し信号が前記基準信号より高くなる期間に前記第2トランジスタをオンさせる第2制御信号を出力する第2コンパレータと、
を具備することを特徴とする電源回路。
IPC (3件):
H02M 3/155
, H03K 17/16
, H03K 17/687
FI (3件):
H02M3/155 C
, H03K17/16 L
, H03K17/687 F
Fターム (42件):
5H730AA20
, 5H730BB13
, 5H730DD04
, 5H730DD16
, 5H730FD01
, 5H730FF02
, 5H730FG05
, 5H730FG15
, 5H730XX05
, 5H730XX15
, 5H730XX19
, 5J055AX02
, 5J055AX27
, 5J055BX16
, 5J055DX22
, 5J055DX56
, 5J055DX72
, 5J055DX73
, 5J055DX83
, 5J055EX02
, 5J055EY01
, 5J055EY02
, 5J055EY05
, 5J055EY10
, 5J055EY21
, 5J055EZ03
, 5J055EZ04
, 5J055EZ07
, 5J055EZ09
, 5J055EZ10
, 5J055EZ20
, 5J055EZ23
, 5J055EZ51
, 5J055FX05
, 5J055FX18
, 5J055FX20
, 5J055FX37
, 5J055FX38
, 5J055GX01
, 5J055GX02
, 5J055GX04
, 5J055GX05
引用特許:
出願人引用 (1件)
審査官引用 (8件)
全件表示
前のページに戻る