特許
J-GLOBAL ID:200903053212719228

デジタル機器及びその開発方法

発明者:
出願人/特許権者:
代理人 (1件): 高野 明近
公報種別:公開公報
出願番号(国際出願番号):特願平11-086484
公開番号(公開出願番号):特開2000-284945
出願日: 1999年03月29日
公開日(公表日): 2000年10月13日
要約:
【要約】【目的】 CPU及び、FPGA等のプログラミング可能なハードウェアを同時に備えたデジタル機器において、部品点数を少なくし、製造コストを低くする。また、開発に際し、設計情報の管理を容易にし、開発環境の統合化を図る。【構成】 CPU及び、FPGA等のプログラミング可能なハードウェアが動作の際に必要とするソフトウェア・コード、及びハードウェア(FPGA)・コードは、機器内部の同一のメモリ領域上に共存して保存する。このデジタル機器の開発には、トップダウン設計法を採用し、開発の初期段階(上流)において決定されたデジタル機器の機能を、上流でソフトウェア、ハードウェアの区別なく設計を行い、下流において最終的にCPU用のソフトウェア・コードとFPGA用のハードウェア・コードとを融合した(一体化した)形で生成する。
請求項(抜粋):
CPU及びFPGA等のプログラミング可能なハードウェアを備え、これらによって内部動作のコントロールを行うデジタル機器において、前記CPUが動作する際に必要とするソフトウェア・コードと、前記FPGA等のプログラミング可能なハードウェアが動作する際に必要とするハードウェア・コードが、機器内部の、同一のメモリ領域上に共存して保存されていることを特徴とするデジタル機器。
IPC (4件):
G06F 9/06 410 ,  G06F 11/34 ,  G06F 17/50 ,  G06F 12/02 510
FI (5件):
G06F 9/06 410 A ,  G06F 11/34 S ,  G06F 12/02 510 B ,  G06F 15/60 664 P ,  G06F 15/60 664 A
Fターム (11件):
5B042GA01 ,  5B042HH03 ,  5B042HH07 ,  5B042MC01 ,  5B046AA07 ,  5B046BA03 ,  5B046JA04 ,  5B060AA16 ,  5B060AC04 ,  5B060KA04 ,  5B076AA01
引用特許:
審査官引用 (14件)
全件表示

前のページに戻る