特許
J-GLOBAL ID:200903064731533311

描画用処理回路及びそれを用いた描画装置並びに描画方法

発明者:
出願人/特許権者:
代理人 (2件): 千葉 剛宏 ,  宮寺 利幸
公報種別:公開公報
出願番号(国際出願番号):特願2006-126463
公開番号(公開出願番号):特開2006-330716
出願日: 2006年04月28日
公開日(公表日): 2006年12月07日
要約:
【課題】描画ヘッドにより形成される描画素子群毎の時系列データであるフレーム順次データを容易且つ迅速に生成し、二次元画像を効率的に描画することのできる描画用処理回路及びそれを用いた描画装置並びに描画方法を提供する。【解決手段】RIPから供給されるミラー順次データを一旦中間バッファ80のメモリバンクM1〜M16に分割して記憶させた後、所定のブロック単位でミラー順次データを読み出し、転置処理部82において、ミラー順次データの行列を転置してフレーム順次データに変換し、DMDコントローラ42に供給する。【選択図】図9
請求項(抜粋):
複数の描画点からなる描画点群を描画面上に形成する複数の描画素子を備えた描画ヘッドを前記描画面に対して相対移動させるとともに、前記描画ヘッドの相対移動に応じて前記描画点群を形成する複数の描画点データを前記各描画素子に順次供給し、前記描画点群を時系列的に形成することで前記描画面に二次元画像を描画する描画装置に組み込まれる描画用処理回路であって、 前記各描画素子に供給される前記描画点データを前記描画素子毎の時系列データである描画素子順次データとして記憶する描画素子順次データ記憶回路と、 前記描画素子順次データを、前記描画ヘッドにより形成される前記描画点群毎の時系列データであるフレーム順次データに変換する変換回路と、 前記フレーム順次データを記憶するフレーム順次データ記憶回路と、 を備え、前記フレーム順次データを前記各描画素子に時系列的に供給することを特徴とする描画用処理回路。
IPC (2件):
G03F 7/20 ,  G03F 9/00
FI (2件):
G03F7/20 501 ,  G03F9/00 A
Fターム (10件):
2H097AA03 ,  2H097AB05 ,  2H097BB03 ,  2H097BB10 ,  2H097CA06 ,  2H097CA17 ,  2H097KA03 ,  2H097KA20 ,  2H097LA09 ,  2H097LA12
引用特許:
出願人引用 (1件) 審査官引用 (4件)
全件表示

前のページに戻る