特許
J-GLOBAL ID:200903065226060669

内部クロック信号発生回路装置、内部クロック信号発生方法、およびメモリ装置

発明者:
出願人/特許権者:
代理人 (1件): 深見 久郎 (外3名)
公報種別:公開公報
出願番号(国際出願番号):特願平10-130546
公開番号(公開出願番号):特開平11-088162
出願日: 1998年05月13日
公開日(公表日): 1999年03月30日
要約:
【要約】【課題】 従来のPLLに比べてループをロック状態にするのに必要な時間を短縮できるPLLを提供する。【解決手段】 PLLは、生成された内部クロックの周波数および位相を個別に調整するよう、別個の位相および周波数調整回路(142,148)を備える。位相調整回路(142)は内部および外部クロックの位相誤差を決定し、所定の時間にわたってこの誤差を平均化して制御電流を生成する。周波数調整回路(148)は内部および外部クロックの周波数誤差を決定し、それを累算器で累算して、制御電流を生成する。これらの制御電流の値に基づいて、電流計算器(154)が電流制御発振器CCOに供給される制御電流値を計算し、この制御電流により、周波数差および位相差を低減するようにCCOの周波数が修正される。
請求項(抜粋):
外部クロック信号に応答して内部クロック信号を生成するための回路装置であって、前記外部クロック信号および前記内部クロック信号に応答して、前記外部クロック信号の位相と前記内部クロック信号の位相の差を表わす位相調整信号を生成するための位相調整回路と、前記外部クロック信号および前記内部クロック信号に応答して、前記外部クロック信号の周波数と前記内部クロック信号の周波数の差を表わす周波数調整信号を生成するための周波数調整回路と、前記位相調整信号および前記周波数調整信号に応答して、制御信号を生成するための制御値計算器と、前記制御信号に応答して、前記内部クロック信号を前記制御信号に応じて変化する内部クロック周波数で生成するための信号制御発振器とを含む、内部クロック信号発生回路装置。
IPC (5件):
H03L 7/095 ,  G11C 11/407 ,  H03L 7/099 ,  H03L 7/081 ,  H03L 7/10
FI (6件):
H03L 7/08 B ,  G11C 11/34 354 C ,  G11C 11/34 362 S ,  H03L 7/08 F ,  H03L 7/08 J ,  H03L 7/10 Z
引用特許:
審査官引用 (8件)
  • 特開平3-268607
  • 周波数比較回路
    公報種別:公開公報   出願番号:特願平4-188511   出願人:松下電器産業株式会社
  • 受信機
    公報種別:公開公報   出願番号:特願平5-259826   出願人:日本電気株式会社
全件表示

前のページに戻る