特許
J-GLOBAL ID:200903067017152907
半導体装置およびその製造方法
発明者:
,
出願人/特許権者:
代理人 (1件):
速水 進治
公報種別:公開公報
出願番号(国際出願番号):特願2005-003803
公開番号(公開出願番号):特開2006-196518
出願日: 2005年01月11日
公開日(公表日): 2006年07月27日
要約:
【課題】 スーパージャンクション構造を有する半導体装置のスーパージャンクション効果を高めるとともに、耐圧劣化を防ぐ。【解決手段】 半導体装置100は、ゲート電極108が形成された素子形成領域と、素子形成領域の外周に形成されるとともに素子分離領域118域が形成された外周領域と、を有する。半導体基板101の主面には、N型ドリフト領域104およびP型コラム領域106が交互に配置された並列pn層が形成される。外周領域において、N型ドリフト領域104上にはフィールド電極120が形成されるが、フィールド電極120は、P型コラム領域106上には形成されていない。外周領域のP型コラム領域106は、素子形成領域のP型コラム領域106の深さ以上の深さに形成される。【選択図】 図1
請求項(抜粋):
ゲート電極が形成された素子形成領域と、前記素子形成領域の外周に形成されるとともに素子分離領域が形成された外周領域と、を有する第一導電型の基板と、
前記素子形成領域および前記外周領域の一部にかけて、前記基板の主面に形成された第一導電型のドリフト領域および第二導電型のコラム領域が交互に配置された並列pn層と、
前記外周領域上に形成されたフィールド電極と、
を含み、
前記外周領域において、前記フィールド電極の前記素子形成領域側の端部よりも前記外周領域側に形成された少なくとも一の前記コラム領域が、前記素子形成領域に形成された前記コラム領域の深さ以上の深さに形成され、
前記フィールド電極は、前記素子形成領域に形成された前記コラム領域の深さ以上の深さに形成された前記コラム領域直上には形成されていないことを特徴とする半導体装置。
IPC (2件):
FI (4件):
H01L29/78 652P
, H01L29/78 652F
, H01L29/78 652H
, H01L29/78 653C
引用特許:
出願人引用 (2件)
審査官引用 (6件)
全件表示
前のページに戻る