特許
J-GLOBAL ID:200903070803024298

プロセッサ多重化システムにおける動作比較方式

発明者:
出願人/特許権者:
代理人 (1件): 笹岡 茂
公報種別:公開公報
出願番号(国際出願番号):特願2003-405470
公開番号(公開出願番号):特開2005-165807
出願日: 2003年12月04日
公開日(公表日): 2005年06月23日
要約:
【課題】 プロセッサの動作周波数および位相差に依存せず、高信頼、高安全に比較動作を実行するに好適なプロセッサ多重化システムにおける動作比較方式を提供することにある。【解決手段】 同一動作周波数で同一の処理を行う位相の異なる複数のプロセッサ1...Nと、複数のプロセッサから独立に読み込み/書き込みを受ける記憶装置1...Nと、プロセッサ1...Nと記憶装置1...Nとの間のバス上でアドレス/データ/制御信号を比較する比較装置7と、比較装置からの比較照合結果が正常である状態で読み込み/書き込みを受ける共通的な記憶装置8とを備え、比較装置は、1回のバスサイクル中にバス上を経由するアドレス/データ/制御信号を比較する比較照合動作と比較装置自体の自己健全性の検証動作を行う。【選択図】 図1
請求項(抜粋):
同一動作周波数で同一の処理を行う位相の異なる複数のプロセッサと、前記複数のプロセッサから独立に読み込み/書き込みを受ける記憶装置と、前記プロセッサと前記記憶装置との間のバス上でアドレス/データ/制御信号を比較する比較装置と、前記比較装置からの比較照合結果が正常である状態で読み込み/書き込みを受ける共通的な記憶装置とを備え、 前記比較装置は、1回のバスサイクル中にバス上を経由する前記アドレス/データ/制御信号を比較する比較照合動作と比較装置自体の自己健全性の検証動作を行うことを特徴とするプロセッサ多重化システムにおける動作比較方式。
IPC (1件):
G06F11/18
FI (1件):
G06F11/18 310C
Fターム (3件):
5B034AA02 ,  5B034CC01 ,  5B034DD01
引用特許:
出願人引用 (2件)
  • 監視制御装置
    公報種別:公開公報   出願番号:特願平3-253302   出願人:日本電気株式会社
  • 特開平2-50735号公報
審査官引用 (5件)
全件表示

前のページに戻る