特許
J-GLOBAL ID:200903077142778279

データ処理装置

発明者:
出願人/特許権者:
代理人 (1件): 玉村 静世
公報種別:公開公報
出願番号(国際出願番号):特願平7-353256
公開番号(公開出願番号):特開平8-278895
出願日: 1995年12月27日
公開日(公表日): 1996年10月22日
要約:
【要約】【課題】 プログラムメモリのオンボード書込みの際のシステムの安全性の向上を図ることにある。【解決手段】 バスコントローラ(27)により、内蔵RAM(13)の一部をベクタアドレスエリアに移動するようにして、内蔵ROM(18)の消去又は書込み中において割込みが発生した場合でも、正しいベクタアドレスが得られるようにする。それにより、マイクロコンピュータの暴走を防止して、内蔵ROM(18)のオンボード書込みの際のシステムの安全性の向上を図る。
請求項(抜粋):
電気的に消去及び書込みが可能なプログラムメモリと、上記プログラムメモリをアクセス可能な中央処理装置と、上記プログラムメモリの消去又は書込みが行われる期間における割込み処理要求又は例外処理要求に起因して上記中央処理装置が誤動作を生ずる状態を排除するための誤動作排除手段と、を含むことを特徴とするデータ処理装置。
IPC (4件):
G06F 9/46 312 ,  G06F 9/46 330 ,  G06F 11/00 350 ,  G11C 16/06
FI (4件):
G06F 9/46 312 ,  G06F 9/46 330 A ,  G06F 11/00 350 E ,  G11C 17/00 309 F
引用特許:
出願人引用 (7件)
全件表示
審査官引用 (6件)
全件表示

前のページに戻る