特許
J-GLOBAL ID:200903080579650167

画像表示装置およびその駆動回路

発明者:
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願2001-046159
公開番号(公開出願番号):特開2001-312243
出願日: 2001年02月22日
公開日(公表日): 2001年11月09日
要約:
【要約】【課題】 デジタル映像信号入力に対応する画像表示装置の信号線駆動回路に占める面積の縮小とそのデジタル映像信号の入力伝送線の寄生容量、抵抗を低減する。【解決手段】 デジタル映像信号をシフトレジスタに直接入力し直並列変換する手段と、信号線駆動回路内の記憶回路やD/A変換回路をn本(nは2以上の自然数)の信号線で共有する手段の双方を取り入れる。1水平走査期間をn個に分割し、その分割された各期間に、記憶回路やD/A変換回路がそれぞれ異なる信号線に対して処理を行う。
請求項(抜粋):
k本(kは2以上の整数)の信号線と、複数の走査線と、前記各信号線と前記各走査線が交差する各領域に設けられた複数の画素電極と、該複数の画素電極を駆動するための複数のスイッチング素子と、を有する画素アレイ部と、前記k本の信号線を駆動する信号線駆動回路と、前記複数の走査線を駆動する走査線駆動回路と、を有する画像表示装置において、前記信号線駆動回路は、mビット(mは自然数)のデジタル映像信号が入力されるm個或いはmの倍数個のシフトレジスタと、該シフトレジスタの出力信号を記憶するn分のm×k個(nは2以上の整数)の記憶回路と、該記憶回路の出力信号をアナログ信号に変換する複数のD/A変換回路と、該D/A変換回路の出力信号を該当する信号線へ送出するn分のk個の信号線選択回路と、を有することを特徴とする画像表示装置。
IPC (6件):
G09G 3/20 623 ,  G09G 3/20 ,  G09G 3/20 611 ,  G02F 1/133 550 ,  G09G 3/30 ,  G09G 3/36
FI (7件):
G09G 3/20 623 E ,  G09G 3/20 623 G ,  G09G 3/20 623 H ,  G09G 3/20 611 J ,  G02F 1/133 550 ,  G09G 3/30 J ,  G09G 3/36
引用特許:
審査官引用 (8件)
全件表示

前のページに戻る