特許
J-GLOBAL ID:200903084586762820
グラフィクスハードウェア
発明者:
,
,
,
,
出願人/特許権者:
代理人 (4件):
田澤 博昭
, 加藤 公延
, 田澤 英昭
, 濱田 初音
公報種別:公開公報
出願番号(国際出願番号):特願2005-023745
公開番号(公開出願番号):特開2006-209651
出願日: 2005年01月31日
公開日(公表日): 2006年08月10日
要約:
【課題】 グラフィクスハードウェアの描画処理を高速化する。【解決手段】 ピクセルデータを用いて描画処理を行うグラフィクスエンジン10と、グラフィクスエンジン10に供給するピクセルデータを格納し、それらのピクセルデータのバースト転送が可能なフレームバッファ14と、フレームバッファ14との間で、フレームバッファ14の記憶領域をタイル状に分割した寸法変更可能なタイル領域の単位でピクセルデータの入出力を行い、取得したピクセルデータをグラフィクスエンジン10に供給するピクセルキャッシュ11と、ピクセルキャッシュ11がフレームバッファ14にアクセスする際に出力するアドレスをフレームバッファ14の物理アドレスに変換して、アクセスを仲介するメモリ制御装置12を備え、メモリ制御装置12は、タイル領域内のピクセルデータがフレームバッファ14の同一ページ領域の範囲内に収まるようにアドレス変換する。【選択図】 図1
請求項(抜粋):
ピクセルデータを用いて描画処理を行うグラフィクスエンジンと、
上記グラフィクスエンジンに供給するピクセルデータを格納し、それらのピクセルデータのバースト転送が可能な描画用メモリと、
上記描画用メモリとの間で、上記描画用メモリの記憶領域をタイル状に分割した寸法変更可能なタイル領域の単位でピクセルデータの入出力を行い、取得したピクセルデータを上記グラフィクスエンジンに供給するピクセルキャッシュと、
上記ピクセルキャッシュが上記描画用メモリにアクセスする際に出力するアドレスを上記描画用メモリの物理アドレスに変換して、アクセスを仲介するメモリ制御装置を備え、
上記メモリ制御装置は、上記タイル領域内のピクセルデータが上記描画用メモリの同一ページ領域の範囲内に収まるようにアドレス変換することを特徴とするグラフィクスハードウェア。
IPC (3件):
G06T 15/00
, G06T 1/60
, G09G 5/00
FI (4件):
G06T15/00 100A
, G06T1/60 450G
, G09G5/00 550T
, G09G5/00 555T
Fターム (19件):
5B047EA01
, 5B047EB06
, 5B047EB13
, 5B047EB15
, 5B047EB17
, 5B080CA01
, 5B080CA05
, 5B080CA09
, 5C082BB15
, 5C082BB22
, 5C082BD01
, 5C082BD02
, 5C082DA54
, 5C082DA55
, 5C082DA57
, 5C082DA64
, 5C082DA65
, 5C082DA67
, 5C082MM02
引用特許:
出願人引用 (1件)
審査官引用 (9件)
全件表示
前のページに戻る