特許
J-GLOBAL ID:200903086069799075

プラズマディスプレイパネル

発明者:
出願人/特許権者:
代理人 (2件): 亀谷 美明 ,  金本 哲男
公報種別:公開公報
出願番号(国際出願番号):特願2004-053937
公開番号(公開出願番号):特開2004-273452
出願日: 2004年02月27日
公開日(公表日): 2004年09月30日
要約:
【課題】 保護膜を改良して走査放電遅延時間を短くし,表示品質を改善したプラズマディスプレイパネルを提供する。【解決手段】 所定の間隔をおいて略平行に配置される下部基板11及び上部基板1と,下部基板11上に形成される複数のアドレス電極13と,アドレス電極13を覆い,下部基板11上に形成される誘電層15と,誘電層15上に,所定の高さを有して放電空間を形成する複数の隔壁17と,放電空間内に形成される蛍光層19と,上部基板1の下部基板11に対向する一面に,アドレス電極13と直交するように配置される複数の放電維持電極3と,放電維持電極3を覆い,上部基板1上に形成される誘電層7と,誘電層7上にコーティングされ,Si及びFeをドーピングしたMgOからなり,Feの含量がMgOに対して15〜90ppmである保護膜9と,を備える。【選択図】 図2
請求項(抜粋):
所定の間隔をおいて略平行に配置される第1基板及び第2基板と, 前記第1基板上に形成される複数のアドレス電極と, 前記アドレス電極を覆い,前記第1基板上に形成される第1誘電層と, 前記第1誘電層上に,所定の高さを有して放電空間を形成する複数の隔壁と, 前記放電空間内に形成される蛍光層と, 前記第2基板の前記第1基板に対向する一面に,前記アドレス電極と直交するように配置される複数の放電維持電極と, 前記放電維持電極を覆い,前記第2基板上に形成される第2誘電層と, 前記第2誘電層上にコーティングされ,Si及びFeをドーピングしたMgOからなり,前記Feの含量が前記MgOに対して15〜90ppmである保護膜と, を備えることを特徴とするプラズマディスプレイパネル。
IPC (2件):
H01J11/02 ,  C23C30/00
FI (2件):
H01J11/02 B ,  C23C30/00 C
Fターム (12件):
4K044AA11 ,  4K044AB10 ,  4K044BA06 ,  4K044BA12 ,  4K044BA19 ,  4K044BC02 ,  5C040FA01 ,  5C040FA04 ,  5C040GB03 ,  5C040GB14 ,  5C040GE07 ,  5C040GE08
引用特許:
出願人引用 (1件) 審査官引用 (6件)
全件表示

前のページに戻る