特許
J-GLOBAL ID:200903092642465322

信号処理基板とパネル間配線数の少ないAC型PDP装置

発明者:
出願人/特許権者:
代理人 (1件): 瀬谷 徹 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-359884
公開番号(公開出願番号):特開2001-175222
出願日: 1999年12月17日
公開日(公表日): 2001年06月29日
要約:
【要約】【課題】 AC型PDP装置のパネル部を駆動させる信号処理回路など搭載した基板に使用する電子部品数を減らし、さらに基板とパネル間の配線数を減らし小型軽量にする。【解決手段】 AC型PDP装置のパネル部駆動に適合した専用のドライバICや専用のメモリを使用し、さらにドライバICをパネル外縁部に配置する。
請求項(抜粋):
画像信号処理回路、走査信号回路及び高圧パルス生成回路を少なくとも搭載した基板部と、AC型PDP3電極面放電構造を形成する前面板及び背面板とを少なくとも備えたガラスパネル部とからなるAC型PDP装置であって、前記ガラスパネル部前面板は、その内面の垂直方向の第1の辺外縁部領域内に形成し、前記3電極の幅の行方向の第1の電極群の端部にそれぞれ接続される配線回路群と、それらの配線回路を介して前記第1の電極群を駆動するため、その第1の辺外縁部上に搭載された複数の走査駆動ICチップと、前記基板から走査信号を入力して前記走査駆動ICチップへ出力するための走査受信ICチップと、それらICチップを直列に接続するための配線回路と、前記第1の辺に対向する第2の辺外縁部領域に形成し、前記3電極の幅の行方向の第2の電極群の端部に接続する配線回路とを備え、前記ガラスパネル部背面板は、その背面板内面の水平方向の1辺外縁部領域内に形成し、前記3極の幅の列方向のアドレス用の第3の電極群の端部にそれぞれ接続される配線回路群と、それらの配線回路を介して前記第3の電極群を駆動するためその水平方向外縁部上に搭載された複数の多ビットシフトレジスタ機能付データ駆動ICチップと、パネル表示セル行方向配列順に合せて並び替えられた画像信号を入力し、前記データ駆動ICチップのシフトレジスタ部へ出力するデータ受信ICチップと、それらICチップを直列に接続するための配線回路とを備え、前記基板は、複数n階調のデジタルRGB画像信号を入力し、1フィールドを表示するデジタル画像信号をパネル各表示セルに対応するn個のサブフィールドに分割する階調表示に並び替え、それをさらに、そのサブフィールドデータをパネル表示セル行方向配列順に合せて並び替え出力するPDP専用メモリと、そのPDP専用メモリの並び替え画像データを入力し、ケーブルを介して前記データ受信ICチップ及び走査受信ICチップに出力するデータ送信ICと、前記各駆動回路を介して、第1及び第3電極間、第1及び第2電極間にそれぞれ所定のタイミング及び所定時間高圧パルスを印加するための高圧FET電源切替回路と、それらを制御するシステム制御ゲートアレーとを備え、前記受信ICチップから直列接続の前記データ駆動ICチップへ、その各多ビットシフトレジスタ機能により1行毎にデータが全部送られてからラッチし、前記第3の電極群へ出力し、その第3の電極と第1の電極でアドレッシングを行い対応するパネル表示セルを帯電させ、前記第2の電極と第1の電極で面放電を維持することを特徴とする信号処理基板とパネル間配線数の少ないAC型PDP装置。
IPC (5件):
G09G 3/28 ,  G09F 9/313 ,  G09G 3/20 621 ,  H01J 11/02 ,  H04N 5/66 101
FI (6件):
G09F 9/313 Z ,  G09G 3/20 621 M ,  H01J 11/02 C ,  H04N 5/66 101 A ,  G09G 3/28 H ,  G09G 3/28 R
引用特許:
審査官引用 (8件)
全件表示

前のページに戻る