特許
J-GLOBAL ID:201103002872406170

同期型半導体メモリシステム

発明者:
出願人/特許権者:
代理人 (2件): 金田 暢之 (外2名) ,  金田 暢之 (外2名)
公報種別:特許公報
出願番号(国際出願番号):特願平11-183978
公開番号(公開出願番号):特開2001-014845
特許番号:特許第3420120号
出願日: 1999年06月29日
公開日(公表日): 2001年01月19日
請求項(抜粋):
【請求項1】 外部クロックに同期して制御される同期型半導体メモリを複数個有する同期型半導体メモリシステムにおいて、コマンドがどの同期型半導体メモリに入力されるのかを識別可能な信号を前記コマンドよりも前記外部クロックの1サイクル早く入力し確定させ、該信号に同期して、前記コマンドを受け付ける入力バッファ回路のみを活性化する入力バッファ活性化信号を出力する入力バッファ活性化回路を有することを特徴とする同期型半導体メモリシステム。
IPC (2件):
G11C 11/407 ,  G11C 11/409
FI (2件):
G11C 11/34 362 S ,  G11C 11/34 354 P
引用特許:
出願人引用 (4件)
全件表示
審査官引用 (4件)
全件表示

前のページに戻る