特許
J-GLOBAL ID:201103024184777967

差動入力回路

発明者:
出願人/特許権者:
代理人 (1件): ▲柳▼川 信
公報種別:特許公報
出願番号(国際出願番号):特願平11-313165
公開番号(公開出願番号):特開2001-136057
特許番号:特許第3433707号
出願日: 1999年11月04日
公開日(公表日): 2001年05月18日
請求項(抜粋):
【請求項1】 差動信号を構成する正相信号及び逆相信号の一方の信号線に一端が接続され電源電圧に他端が接続された第1の抵抗と、第1のスイッチング素子と、前記第1の抵抗の一端に一端が接続され他端が前記第1のスイッチング素子を介して接地された第2の抵抗とを有する第1の終端回路と、前記正相信号及び逆相信号の他方の信号線に一端が接続され他端が接地された第3の抵抗と、第2のスイッチング素子と、前記第3の抵抗の一端に一端が接続され他端が前記第2のスイッチング素子を介して電源電圧に接続された第4の抵抗とを有し、前記第2のスイッチング素子がオン状態であるときに前記第3及び第4の抵抗により設定される終端電位が前記第1のスイッチング素子がオン状態であるときに前記第1及び第2の抵抗により設定される前記第1の終端回路の終端電位と等しい第2の終端回路と、前記差動信号を送信する送信側回路が自回路の入力側に接続されていないとき前記第1及び第2のスイッチング素子をオフせしめる制御回路とを含むことを特徴とする差動入力回路。
IPC (2件):
H03K 19/0175 ,  H04L 25/02
FI (2件):
H04L 25/02 F ,  H03K 19/00 101 Q
引用特許:
出願人引用 (9件)
全件表示

前のページに戻る