特許
J-GLOBAL ID:201103029655845641

半導体集積回路装置

発明者:
出願人/特許権者:
代理人 (1件): 稲垣 清
公報種別:特許公報
出願番号(国際出願番号):特願平11-134004
公開番号(公開出願番号):特開2000-322150
特許番号:特許第3349983号
出願日: 1999年05月14日
公開日(公表日): 2000年11月24日
請求項(抜粋):
【請求項1】 基準クロック信号で作動する第1の信号処理回路と、前記基準クロック信号に基づいて第1のクロック信号を生成するPLL回路と、前記第1のクロック信号に基づいて作動するとともに第2のクロック信号を生成する第2の信号処理回路と、前記第1の信号処理回路との間でデータを送受信する第3の信号処理回路とを備え、前記第3の信号処理回路は、前記第2のクロック信号に基づいて作動し、前記PLL回路は、前記第2のクロック信号をフィードバック入力し、前記基準クロック信号と前記第2のクロック信号との位相差を零にするように前記第1のクロック信号を出力することを特徴とする半導体集積回路装置。
IPC (5件):
G06F 1/10 ,  G06F 1/12 ,  H04L 7/033 ,  H04N 5/06 ,  H04N 5/14
FI (5件):
H04N 5/06 Z ,  H04N 5/14 Z ,  G06F 1/04 330 A ,  G06F 1/04 340 D ,  H04L 7/02 B
引用特許:
出願人引用 (8件)
全件表示
審査官引用 (7件)
全件表示

前のページに戻る