特許
J-GLOBAL ID:201103073839037024

同期処理回路

発明者:
出願人/特許権者:
代理人 (3件): 岩橋 文雄 ,  坂口 智康 ,  内藤 浩樹
公報種別:特許公報
出願番号(国際出願番号):特願2000-014499
公開番号(公開出願番号):特開2001-203909
特許番号:特許第3632541号
出願日: 2000年01月24日
公開日(公表日): 2001年07月27日
請求項(抜粋):
【請求項1】外部からディスプレイに接続された任意の画像信号源が持つ水平同期信号を入力とし、前記水平同期信号の周波数が切り替わった時や途切れた時などに同期再生された再生水平同期信号を出力しなくなる特性を有するPLL回路と、前記PLL回路により同期再生された前記再生水平同期信号と、前記画像信号源が持つ垂直同期信号を入力とし、定常状態においては、前記垂直同期信号と同一周波数でかつ前記垂直同期信号に対し前記垂直同期信号のパルス幅を覆うパルス幅と位相を有するパルス信号を出力し、前記水平同期信号の周波数が切り替わったり途切れたりして前記PLL回路が前記再生水平同期信号を出力しなくなるような異常状態においては、一定のDCレベルに固定された信号を出力するパルス発生回路と、前記パルス発生回路の出力信号と前記垂直同期信号を入力信号とし、前記入力信号のそれぞれの周波数を比較する比較器と、前記パルス発生回路の出力信号を一方の入力、前記垂直同期信号を他方の入力とし、前記比較器における前記入力信号のそれぞれの周波数がほぼ一致しているときは前記パルス発生回路の出力信号を出力し、前記入力信号のそれぞれの周波数が大きく異なっているときは前記垂直同期信号を出力するように、前記比較器の出力信号により制御されるマルチプレクサとから構成される同期処理回路。
IPC (1件):
H04N 5/08
FI (1件):
H04N 5/08 Z
引用特許:
出願人引用 (8件)
全件表示
審査官引用 (8件)
全件表示

前のページに戻る