特許
J-GLOBAL ID:201203017005818940
フラットパネルディスプレイ
発明者:
出願人/特許権者:
代理人 (17件):
蔵田 昌俊
, 高倉 成男
, 河野 哲
, 中村 誠
, 福原 淑弘
, 峰 隆司
, 白根 俊郎
, 村松 貞男
, 野河 信久
, 幸長 保次郎
, 河野 直樹
, 砂川 克
, 井関 守三
, 佐藤 立志
, 岡田 貴志
, 堀内 美保子
, 竹内 将訓
公報種別:公開公報
出願番号(国際出願番号):特願2011-101900
公開番号(公開出願番号):特開2012-027443
出願日: 2011年04月28日
公開日(公表日): 2012年02月09日
要約:
【課題】静電気不良を抑制することが可能なフラットパネルディスプレイを提供する。【解決手段】 絶縁基板と、前記絶縁基板の上に形成された第1入力パッド及び第1出力パッドを含む第1実装部と、前記絶縁基板の上に形成された第2入力パッド及び第2出力パッドを含む第2実装部と、前記絶縁基板の上に形成されたコモン電位の第1コモン端子及び第2コモン端子と、前記絶縁基板の上において、前記第1コモン端子から前記第1実装部の前記第1入力パッドと前記第1出力パッドとの間を通り、前記第2実装部の前記第2入力パッドと前記第2出力パッドとの間を通り、前記第2コモン端子に亘って形成され、第1抵抗値の第1抵抗素子と、第1抵抗値よりも高い第2抵抗値の第2抵抗素子と、を含むガードリング配線と、を備えたことを特徴とするフラットパネルディスプレイ。【選択図】 図3
請求項(抜粋):
絶縁基板と、
前記絶縁基板の上に形成された第1入力パッド及び第1出力パッドを含む第1実装部と、
前記絶縁基板の上に形成された第2入力パッド及び第2出力パッドを含む第2実装部と、
前記絶縁基板の上に形成されたコモン電位の第1コモン端子及び第2コモン端子と、
前記絶縁基板の上において、前記第1コモン端子から前記第1実装部の前記第1入力パッドと前記第1出力パッドとの間を通り、前記第2実装部の前記第2入力パッドと前記第2出力パッドとの間を通り、前記第2コモン端子に亘って形成され、第1抵抗値の第1抵抗素子と、第1抵抗値よりも高い第2抵抗値の第2抵抗素子と、を含むガードリング配線と、
を備えたことを特徴とするフラットパネルディスプレイ。
IPC (3件):
G09F 9/30
, G02F 1/134
, G02F 1/136
FI (4件):
G09F9/30 330Z
, G02F1/1343
, G02F1/1368
, G09F9/30 338
Fターム (16件):
2H092GA40
, 2H092GA60
, 2H092JB79
, 2H092NA14
, 2H092PA06
, 5C094AA32
, 5C094AA42
, 5C094AA43
, 5C094BA03
, 5C094BA43
, 5C094DB01
, 5C094DB02
, 5C094DB04
, 5C094DB10
, 5C094EA10
, 5C094FB18
引用特許:
前のページに戻る