特許
J-GLOBAL ID:201303086132506655

データ記憶装置及び方法

発明者:
出願人/特許権者:
代理人 (3件): 古谷 聡 ,  溝部 孝彦 ,  西山 清春
公報種別:公表公報
出願番号(国際出願番号):特願2012-542249
公開番号(公開出願番号):特表2013-512529
出願日: 2011年03月07日
公開日(公表日): 2013年04月11日
要約:
データ記憶装置及び方法が開示される。本開示の例示的なデータ記憶装置は、キャッシュ層及び該キャッシュ層と通信可能なプロセッサを含む。該プロセッサはデータ記憶アクセスタイプに基づいてキャッシュ層イネーブルラインを介して前記キャッシュ層を動的にイネーブル又はディセーブルにする。【選択図】
請求項(抜粋):
データ記憶装置であって、 キャッシュ層と、 該キャッシュ層と通信可能なプロセッサであって、データ記憶アクセスタイプに基づきキャッシュ層イネーブルラインを介して前記キャッシュ層を動的にイネーブル又はディセーブルにするプロセッサと を備えている、データ記憶装置。
IPC (2件):
G06F 12/00 ,  G06F 12/08
FI (7件):
G06F12/00 550K ,  G06F12/00 550E ,  G06F12/00 560B ,  G06F12/00 597U ,  G06F12/08 579 ,  G06F12/08 557 ,  G06F12/08 543B
Fターム (5件):
5B005MM11 ,  5B005VV02 ,  5B060AA14 ,  5B060AA20 ,  5B060MM03
引用特許:
審査官引用 (9件)
全件表示

前のページに戻る