特許
J-GLOBAL ID:201403095583968004

半導体装置、及び表示装置

発明者:
出願人/特許権者:
代理人 (1件): 玉村 静世
公報種別:公開公報
出願番号(国際出願番号):特願2013-108896
公開番号(公開出願番号):特開2014-228737
出願日: 2013年05月23日
公開日(公表日): 2014年12月08日
要約:
【課題】1画素ごとに画像データに対応する量の電荷を保持するキャパシタを備え、複数のラインで構成される1フレーム毎の画像データを表示する表示パネル(例えば液晶表示パネル)において、時分割表示に伴って生じた輝度差による領域の境界を視認されにくくし、時分割表示に起因する表示画質の劣化を防止する。【解決手段】表示駆動回路は、1フレーム期間内に、表示パネルを駆動する複数の表示駆動期間と、表示パネルの駆動を停止するブランク期間とを交互に含む、時分割動作を行なう。1フレーム内の複数のラインを、数ライン毎に複数の表駆動期間に概ね均等に分散して表示駆動する。【選択図】図3
請求項(抜粋):
複数のラインで構成される1フレーム毎の画像データを表示する表示パネルを駆動するための駆動信号を出力可能な表示駆動回路を備える半導体装置であって、 前記表示パネルは、前記ラインを構成する複数の画素の1画素ごとに、前記画像データに対応する量の電荷を保持するキャパシタを備え、 前記表示駆動回路は、1フレーム期間内に、第1表示駆動期間と第1ブランク期間と第2表示駆動期間とを順次含む、時分割動作を可能に構成され、 前記表示駆動回路は、前記第1表示駆動期間に、所定周期で分散する、前記表示パネルの1フレーム内の複数のラインを駆動し、前記第1ブランク期間に前記表示パネルの駆動を停止し、前記第2表示駆動期間に前記1フレーム内の前記第1表示駆動期間に表示駆動された複数のラインとは異なる、前記表示パネルの複数のラインを駆動する、駆動信号を出力可能に構成される、半導体装置。
IPC (5件):
G09G 3/36 ,  G09G 3/20 ,  G02F 1/133 ,  G09F 9/00 ,  G09F 9/30
FI (16件):
G09G3/36 ,  G09G3/20 691D ,  G09G3/20 622K ,  G09G3/20 612T ,  G09G3/20 622E ,  G09G3/20 632B ,  G09G3/20 631B ,  G09G3/20 622M ,  G09G3/20 642A ,  G09G3/20 642B ,  G02F1/1333 ,  G02F1/133 550 ,  G02F1/133 530 ,  G09F9/00 366A ,  G09F9/30 338 ,  G09F9/00 346A
Fターム (62件):
2H189HA16 ,  2H189LA03 ,  2H189LA08 ,  2H189LA10 ,  2H189LA30 ,  2H189LA31 ,  2H193ZA04 ,  2H193ZA05 ,  2H193ZC25 ,  2H193ZD32 ,  2H193ZE09 ,  2H193ZF12 ,  2H193ZF16 ,  2H193ZF19 ,  2H193ZF23 ,  2H193ZF44 ,  2H193ZJ02 ,  2H193ZP03 ,  5C006AC22 ,  5C006AF03 ,  5C006AF04 ,  5C006AF26 ,  5C006AF42 ,  5C006AF57 ,  5C006AF61 ,  5C006AF68 ,  5C006AF73 ,  5C006BB16 ,  5C006BC03 ,  5C006BC06 ,  5C006BC20 ,  5C006BC22 ,  5C006BF02 ,  5C006BF03 ,  5C006BF38 ,  5C006BF50 ,  5C006EC05 ,  5C006FA21 ,  5C080AA10 ,  5C080BB05 ,  5C080BB06 ,  5C080DD13 ,  5C080DD14 ,  5C080FF07 ,  5C080FF09 ,  5C080FF11 ,  5C080GG10 ,  5C080GG11 ,  5C080GG12 ,  5C080JJ01 ,  5C080JJ02 ,  5C080JJ03 ,  5C080JJ04 ,  5C094AA02 ,  5C094BA43 ,  5C094DA09 ,  5C094EA10 ,  5C094FB19 ,  5G435AA01 ,  5G435BB12 ,  5G435EE37 ,  5G435EE49
引用特許:
審査官引用 (7件)
全件表示

前のページに戻る