特許
J-GLOBAL ID:201803015311217510

遊技機

発明者:
出願人/特許権者:
代理人 (1件): 特許業務法人信友国際特許事務所
公報種別:公開公報
出願番号(国際出願番号):特願2018-008624
公開番号(公開出願番号):特開2018-057978
出願日: 2018年01月23日
公開日(公表日): 2018年04月12日
要約:
【課題】 遊技性以外の処理プログラムやテーブルなどの容量を削減してROMの空き容量を増やし、ROMの空き領域を利用して遊技性を高める。【解決手段】 本発明の遊技機では、サム値算出手段は、アドレスを加算する方向に更新するとともに、更新前のアドレスに格納された情報を第3ペアレジスタに格納する専用命令を実行し且つ第2ペアレジスタの値と第3ペアレジスタの値とを加算する加算命令を実行する処理を、累積加算の実行回数繰り返して実行し、サム値減算手段は、アドレスを加算する方向に更新するとともに、更新前のアドレスに格納された情報を第3ペアレジスタに格納する専用命令を実行し且つ第2ペアレジスタの値から第3ペアレジスタの値を減算して、その減算結果を第2ペアレジスタに格納する減算命令を実行する処理を、累積加算の実行回数繰り返して実行する。【選択図】 図77
請求項(抜粋):
遊技動作を制御するための演算処理を行う演算処理手段と、 前記演算処理手段による前記演算処理の実行に必要な情報が記憶された第1記憶手段と、 前記演算処理手段による前記演算処理の実行に必要な情報が記憶される第2記憶手段と、 電源電圧を供給する電源供給手段と、 前記電源電圧が予め定められた起動電圧値を上回った場合に、前記演算処理手段に起動信号を出力する起動手段と、 前記電源電圧が予め定められた停電電圧値を下回った場合に、前記演算処理手段に停電信号を出力する停電手段と、を備え、 前記演算処理手段は、 メインレジスタ、サブレジスタ及びスタックポインタを含んで構成されるレジスタ群と、 前記停電手段が前記停電信号を出力したことを契機として、前記第2記憶手段内の所定格納領域に記憶された全ての情報を累積加算してサム値を算出し、当該サム値を前記第2記憶手段のサム値格納領域に格納するサム値算出手段と、 前記起動手段が前記起動信号を出力したことを契機として、直近の電断発生時に前記サム値算出手段により生成された前記サム値から、前記所定格納領域に記憶された情報を順次減算するサム値減算手段と、 前記所定格納領域に記憶された全ての情報に対して、前記サム値減算手段による減算処理が終了したときに、サム値が正常であるか否かを判定するサム値判定手段と、を有し、 前記メインレジスタ及び前記サブレジスタはそれぞれ、1バイトのアキュームレータと、演算命令の実行結果が反映されるフラグレジスタと、1バイトの汎用レジスタを2つセットで使用することができる第1ペアレジスタ、第2ペアレジスタ及び第3ペアレジスタとを有し、 前記フラグレジスタは、減算命令が実行され、その実行結果が0となる場合にオン状態がセットされるゼロフラグを有し、 前記サム値算出手段は、 累積加算を開始する前記第2記憶手段内の前記所定格納領域に対応するアドレスを前記スタックポインタにセットし、前記第1ペアレジスタに累積加算の実行回数をセットし、前記第2ペアレジスタに初期値をセットし、 累積加算が開始されると、前記スタックポインタに格納されたアドレスを加算する方向に更新するとともに、更新前のアドレスに格納された情報を前記第3ペアレジスタに格納する専用命令を実行し、且つ、前記第2ペアレジスタに格納された値と前記第3ペアレジスタに格納された値とを加算して、その加算結果を前記第2ペアレジスタに格納する加算命令を実行する処理を、前記累積加算の実行回数、繰り返して実行し、 前記サム値減算手段は、 減算を開始する前記第2記憶手段内の前記所定格納領域に対応するアドレスを前記スタックポインタにセットし、前記第1ペアレジスタに前記累積加算の実行回数をセットし、前記第2ペアレジスタに前記サム値格納領域に格納されたサム値をセットし、 減算が開始されると、前記スタックポインタに格納されたアドレスを加算する方向に更新するとともに、更新前のアドレスに格納された情報を前記第3ペアレジスタに格納する前記専用命令を実行し、且つ、前記第2ペアレジスタに格納された値から前記第3ペアレジスタに格納された値を減算して、その減算結果を前記第2ペアレジスタに格納する減算命令を実行する処理を、前記累積加算の実行回数、繰り返して実行し、 前記サム値減算手段による演算処理が終了した際に前記ゼロフラグにオン状態がセットされていない場合には、前記サム値判定手段は、前記サム値格納領域に格納されたサム値が異常であると判断し、その後、前記演算処理手段は、無限ループ処理を実行する ことを特徴とする遊技機。
IPC (1件):
A63F 5/04
FI (1件):
A63F5/04 512Z
Fターム (22件):
2C082AB03 ,  2C082AB12 ,  2C082AB16 ,  2C082AC14 ,  2C082AC23 ,  2C082AC32 ,  2C082AC34 ,  2C082AC52 ,  2C082AC64 ,  2C082AC77 ,  2C082AC82 ,  2C082AC85 ,  2C082BA13 ,  2C082BA17 ,  2C082BA35 ,  2C082BB02 ,  2C082BB16 ,  2C082BB80 ,  2C082BB94 ,  2C082CE11 ,  2C082CE23 ,  2C082DA52
引用特許:
出願人引用 (9件)
  • 遊技機
    公報種別:公開公報   出願番号:特願2003-134993   出願人:株式会社大万
  • 遊技機
    公報種別:公開公報   出願番号:特願2007-325096   出願人:株式会社大一商会
  • 特開昭53-139431
全件表示
審査官引用 (9件)
  • 遊技機
    公報種別:公開公報   出願番号:特願2007-325096   出願人:株式会社大一商会
  • 特開昭53-139431
  • 遊技機
    公報種別:公開公報   出願番号:特願2011-130068   出願人:株式会社三洋物産
全件表示

前のページに戻る