Pat
J-GLOBAL ID:200903010769301934
半導体ナノ結晶の製造方法およびその半導体ナノ結晶を用いた半導体記憶素子
Inventor:
,
,
Applicant, Patent owner:
Agent (1):
青山 葆 (外1名)
Gazette classification:公開公報
Application number (International application number):1997266986
Publication number (International publication number):1999111867
Application date: Sep. 30, 1997
Publication date: Apr. 23, 1999
Summary:
【要約】【課題】 密度,大きさの制御性がよく、ばらつきの少ない半導体ナノ結晶の製造方法を提供すると共に、その半導体ナノ結晶を用いて、ナノ結晶とチャネル領域との間の絶縁膜の膜厚を容易に制御でき、しきい値や書き込み性能等の特性ばらつきが少なく、高速書き換えが可能な不揮発性を有する半導体記憶素子を提供する。【解決手段】 シリコン基板1上に形成されたトンネル絶縁膜2上に大気圧以下の低圧下でアモルファスシリコン薄膜3を堆積する。上記アモルファスシリコン薄膜3を堆積した後、酸化性を有しないヘリウムガスの雰囲気中でアモルファスシリコン薄膜3の堆積温度以上の温度でアモルファスシリコン薄膜3に熱処理を施して、トンネル絶縁膜2上に直径18nm以下の球状の複数のナノ結晶4を互いに間隔をあけて形成する。上記複数のナノ結晶4を半導体記憶素子のフローティングゲートとして用いる。
Claim (excerpt):
半導体基板上または上記半導体基板上に形成された絶縁膜上に大気圧以下の低圧下で非晶質半導体薄膜を堆積するステップと、上記非晶質半導体薄膜を堆積した後、真空中または酸化性を有しないガスの雰囲気中で上記非晶質半導体薄膜の堆積温度以上の温度で上記非晶質半導体薄膜に熱処理を施して、上記半導体基板上または上記絶縁膜上に直径18nm以下の球状の複数の半導体ナノ結晶を互いに間隔をあけて形成するステップとを有することを特徴とする半導体ナノ結晶の製造方法。
IPC (7):
H01L 21/8247
, H01L 29/788
, H01L 29/792
, H01L 21/20
, H01L 21/205
, H01L 27/115
, H01L 29/06
FI (5):
H01L 29/78 371
, H01L 21/20
, H01L 21/205
, H01L 29/06
, H01L 27/10 434
Patent cited by the Patent:
Cited by examiner (7)
-
半導体記憶装置
Gazette classification:公開公報
Application number:特願平6-311426
Applicant:株式会社日立製作所
-
半導体記憶装置
Gazette classification:公開公報
Application number:特願平6-277905
Applicant:株式会社東芝
-
半導体装置とその製造方法
Gazette classification:公開公報
Application number:特願平6-287971
Applicant:三菱電機株式会社
-
半導体装置およびその製造方法
Gazette classification:公開公報
Application number:特願平4-115558
Applicant:日本電気株式会社
-
半導体装置の製造方法
Gazette classification:公開公報
Application number:特願平4-154896
Applicant:日本電気株式会社
-
量子ドットの製造方法及び量子ドット装置
Gazette classification:公開公報
Application number:特願平7-257409
Applicant:富士通株式会社
-
半導体装置およびその製造方法
Gazette classification:公開公報
Application number:特願平10-067473
Applicant:株式会社東芝
Show all
Return to Previous Page