Pat
J-GLOBAL ID:200903012645359759

半導体装置の製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 京本 直樹 (外2名)
Gazette classification:公開公報
Application number (International application number):1997252230
Publication number (International publication number):1999097642
Application date: Sep. 17, 1997
Publication date: Apr. 09, 1999
Summary:
【要約】 (修正有)【課題】柱状構造の導電体膜の微細加工を容易にすると共に、特にキャパシタの電極形状の精度を向上させ信頼性の高いキャパシタを実現する。【解決手段】半導体基板上に絶縁膜1を介して導電体膜2が堆積され、堆積直後の導電体膜の表面に形成されている凹凸が化学機械研磨法あるいはエッチバック法等で除去される。そして、このようにして平坦化された導電体膜の表面4にSOG膜あるいは化学気相成長法で堆積したシリコン酸化膜等の無機絶縁膜でマスク7が形成される。このマスクをエッチングマスクとしたドライエッチングで上記の導電体膜2が半導体装置の配線層あるいはキャパシタの電極9等のパターン形状に加工される。
Claim (excerpt):
半導体基板上に絶縁膜を介して導電体膜を形成する工程と、前記導電体膜の表面の凹凸を除去し平坦にする工程と、前記平坦化した導電体膜の表面にマスク材を形成し前記マスク材をエッチングマスクとして前記導電体膜を所定のパターンに加工する工程と、を含むことを特徴とする半導体装置の製造方法。
IPC (5):
H01L 27/108 ,  H01L 21/8242 ,  H01L 21/28 301 ,  H01L 27/04 ,  H01L 21/822
FI (3):
H01L 27/10 621 Z ,  H01L 21/28 301 Z ,  H01L 27/04 C
Patent cited by the Patent:
Cited by examiner (6)
Show all

Return to Previous Page