研究者
J-GLOBAL ID:200901022876110166
更新日: 2024年02月14日
木村 晋二
キムラ シンジ | Kimura Shinji
この研究者にコンタクトする
直接研究者へメールで問い合わせることができます。
所属機関・部署:
早稲田大学 理工学術院 大学院情報生産システム研究科
早稲田大学 理工学術院 大学院情報生産システム研究科 について
「早稲田大学 理工学術院 大学院情報生産システム研究科」ですべてを検索
機関情報を見る
職名:
教授
ホームページURL (1件):
http://www.f.waseda.jp/shinji_kimura/
研究分野 (2件):
電子デバイス、電子機器
, 計算機システム
研究キーワード (1件):
計算機ハードウェアの設計と検証、設計自動化、ハードウエア設計、電子デバイス・集積回路、回路設計・CAD
競争的資金等の研究課題 (27件):
2023 - 2026 再構成アクセラレータのための近似最適化手法
2022 - 2025 攻撃に耐性を持つ機械学習モデルによる設計工程ハードウェアトロイ検知
2021 - 2023 サテライトコンピューティングシステムの信頼性と高性能化
2019 - 2022 機械学習による集積回路設計データ中のハードウェアトロイ検知
2018 - 2021 再構成アクセラレータにおけるデータ形式最適化と精度保証
2013 - 2015 大域的超低エネルギー化を実現するLSI抽象モデルと上位下位統合化LSI設計技術
2010 - 2012 超微細加工技術にも適応する抽象LSIモデルの構築と高位・物理 統合化LSI合成技術
2008 - 2010 超大規模LSI設計・実装技術の研究
2005 - 2007 類似度を考慮した等価論理を用いたハードウェアの高位設計検証手法の研究
2002 - 2004 プログラムを仕様とするハードウェアの設計検証手法
2002 - 高性能プロセッサの設計技術に関する研究
2002 - フレキシブルIPの形式的検証技術の研究
1999 - 2001 環境適応型のハードウェアとソフトウェアの構成手法に関する研究
2001 - IPベースシステムLSI設計技術の研究
1995 - 1997 内部構造が可変な汎用コプロセッサシステムおよびその最適化コンパイラに関する研究
1992 - 1992 二分決定グラフを用いた論理回路の自動合成に関する研究
1990 - 1992 複数個のプロセッサを用いたディジタル制御器の構成と同期制御に関する研究
1991 - 1991 二分決定グラフの並列構成アルゴリズムおよびその設計検証への応用に関する研究
1988 - 1989 集合の演算とそのロバスト制御系のCADへの応用に関する研究
1984 - 1986 マイクロプロセッサ制御精密交流サーボ系の計算機援用設計(CAD)手法に関する研究
コンテンフに適応する発展的ソフトウェアの構成法
順序機械の設計検証のための暗黙状態数え上げの並列化に関する研究
超並列アルゴリズム設計のためのデータ構造と計算モデルに関する研究
パイプライン処理の形式的並列設計検証手法に関する研究
論理回路の縮約モデルの自動抽出とそれを用いた大規模論理回路の設計検証に関する研究
論理回路の合成手法および最適化手法の高速化に関する研究
コンテンツに適応する発展的ソフトウェアの構成法
全件表示
論文 (141件):
Jie Li, Yi Guo, Shinji Kimura. Accuracy-Configurable Low-Power Approximate Floating-Point Multiplier Based on Mantissa Bit Segmentation. 2020 IEEE Region 10 Conference(TENCON). 2020. 1311-1316
Yi Guo, Heming Sun, Ping Lei, Shinji Kimura. Approximate FPGA-Based Multipliers Using Carry-Inexact Elementary Modules. IEICE Trans. Fundam. Electron. Commun. Comput. Sci. 2020. 103-A. 9. 1054-1062
Yi Guo, Heming Sun, Shinji Kimura. Small-Area and Low-Power FPGA-Based Multipliers using Approximate Elementary Modules. Proc. of ASP-DAC 2020. 2020. 599-604
Yi Guo, Heming Sun, Shinji Kimura. Energy-Efficient and High-Speed Approximate Signed Multipliers with Sign-Focused Compressors. Proc. of 2019 32nd IEEE International System-on-Chip Conference (SOCC). 2019. 330-335
Yufeng Xu, Yi Guo, Shinji Kimura. Approximate Multiplier Using Reordered 4-2 Compressor with OR-based Error Compensation. Proc. of 2019 IEEE 13th International Conference on ASIC (ASICON). 2019. 1-4
もっと見る
MISC (63件):
植田 圭, 戸川 望, 木村 晋二. 量子アニーリングエミュレータのためのデータ構造. DAシンポジウム2019論文集. 2019. 2019. 39-44
松本 大輝, 柳澤 政生, 木村 晋二. 多数決関数を用いた並列プレフィックス加算器の実現と最適化 (ディペンダブルコンピューティング) -- (デザインガイア2017 : VLSI設計の新しい大地). 電子情報通信学会技術研究報告 = IEICE technical report : 信学技報. 2017. 117. 274. 109-114
松本 大輝, 柳澤 政生, 木村 晋二. 多数決関数を用いた並列プレフィックス加算器の実現と最適化 (VLSI設計技術) -- (デザインガイア2017 : VLSI設計の新しい大地). 電子情報通信学会技術研究報告 = IEICE technical report : 信学技報. 2017. 117. 273. 109-114
GUO Yi, SUN Heming, JIN Canran, KIMURA Shinji. High Accuracy 8×8 Approximate Multiplier based on OR Operation (VLSI設計技術). 電子情報通信学会技術研究報告 = IEICE technical report : 信学技報. 2017. 116. 478. 19-24
HAN Xushen, ZHOU Dajiang, KIMURA Shinji. MERP-CNN : A memory-efficient reconfigurable processor for convolutional neural networks based on FPGA (VLSI設計技術). 電子情報通信学会技術研究報告 = IEICE technical report : 信学技報. 2016. 116. 21. 47-52
もっと見る
書籍 (1件):
システムLSI設計工学
オーム社 2006 ISBN:4274202976
学歴 (3件):
- 1985 京都大学 工学研究科 博士課程
- 1984 京都大学 工学研究科 情報工学専攻
- 1982 京都大学 工学部 情報工学専攻
学位 (1件):
工学博士 (京都大学)
経歴 (3件):
2002 - 現在 早稲田大学教授
1993 - 2002 奈良先端科学技術大学院大学 助教授
1985 - 1993 神戸大学工学部 助手
受賞 (5件):
2012/09 - 編集活動感謝状
2000 - 日経 BP 社, LSI IP デザインアワード, IP 賞
2000 - Asian South-Pacific Design Automation Conference, University LSI Design Contest
1999 - 日経 BP 社, LSI IP デザインアワード, IP 賞
1993/03 - 情報処理学会 全国大会 第45回 奨励賞
所属学会 (10件):
ACM
, 情報処理学会
, 電子情報通信学会
, IEEE
, 第14回複合情報技術の合成とシステム統合に関するワークショップ
, 第15回複合情報技術の合成とシステム統合に関するワークショップ
, 電子情報通信学会 VLSI 設計技術委員会
, 情報処理学会
, 計算機遠洋設計に関する国際会議
, アジアおよび南太平洋設計自動化会議
※ J-GLOBALの研究者情報は、
researchmap
の登録情報に基づき表示しています。 登録・更新については、
こちら
をご覧ください。
前のページに戻る
TOP
BOTTOM