特許
J-GLOBAL ID:200903005757715454
演算処理装置
発明者:
,
,
,
,
出願人/特許権者:
代理人 (1件):
蔵合 正博
公報種別:公開公報
出願番号(国際出願番号):特願平10-168567
公開番号(公開出願番号):特開平11-074801
出願日: 1998年06月16日
公開日(公表日): 1999年03月16日
要約:
【要約】【課題】 ACS演算を効率的に処理することを目的とする。【解決手段】 パスメトリックを格納する記憶手段1と、ブランチメトリックを格納する記憶手段3と、2つのパスメトリックと2つのブランチメトリックを入力し、新しく生成される2つのパスメトリックの比較を行う比較手段5、9と、2つのパスメトリックと2つのブランチメトリックを入力し、新しく2つのパスメトリックを生成する加算手段6、10と、比較手段5、9による比較結果と加算手段6、10の出力である2つのパスメトリックを入力し、比較結果からいずれか一方を選択して出力する選択手段8、12と、比較手段5、9の比較結果を格納する記憶手段7、11とで構成され、比較的少ない処理量でDSPによるビタビ復号のACS演算が実現できる。
請求項(抜粋):
パスメトリックを格納する記憶手段と、ブランチメトリックを格納する記憶手段と、2つのパスメトリックと2つのブランチメトリックを入力し、新しく生成される2つのパスメトリックの比較を行う比較手段と、2つのパスメトリックと2つのブランチメトリックを入力し、新しく2つのパスメトリックを生成する加算手段と、前記比較手段による比較結果と加算手段の出力である2つのパスメトリックを入力し、比較結果からいずれか一方を選択して出力する選択手段と、前記比較手段の比較結果を格納する記憶手段とを備え、前記比較手段と加算手段と選択手段と比較結果を格納する記憶手段とをそれぞれ2組備えたことを特徴とする演算処理装置。
IPC (3件):
H03M 13/12
, G06F 11/10 330
, H04L 1/00
FI (3件):
H03M 13/12
, G06F 11/10 330 N
, H04L 1/00 A
引用特許:
審査官引用 (6件)
-
ビタビ復号器
公報種別:公開公報
出願番号:特願平4-335614
出願人:村田機械株式会社
-
ビタビ復号方法及びビタビ復号装置
公報種別:公開公報
出願番号:特願平6-219873
出願人:ソニー株式会社
-
ビタビ復号装置
公報種別:公開公報
出願番号:特願平7-300329
出願人:日本電気株式会社
-
ビタビ復号装置
公報種別:公開公報
出願番号:特願平8-256207
出願人:日本電気株式会社
-
ビタビ復号方法
公報種別:公開公報
出願番号:特願平9-010832
出願人:日本無線株式会社
-
ビタビ復号器
公報種別:公開公報
出願番号:特願平10-098468
出願人:沖電気工業株式会社
全件表示
前のページに戻る