特許
J-GLOBAL ID:200903021942889367

メモリアドレス発生装置

発明者:
出願人/特許権者:
代理人 (1件): 山本 秀策
公報種別:公開公報
出願番号(国際出願番号):特願平9-358528
公開番号(公開出願番号):特開平11-191077
出願日: 1997年12月25日
公開日(公表日): 1999年07月13日
要約:
【要約】【課題】複数種類のアドレスを発生することが可能であり、更に1つのメモリを使用するだけで、非同期の複数の映像信号を処理することを可能にするメモリアドレス発生装置を提供する。【解決手段】セレクタ509は、各アドレスポインタW0,R0,W1,R1のいずれかを選択し、選択したアドレスポインタに対応するアドレスをアドレスレジスタ508から取り出す。ラッチ519は、セレクタ509からのアドレスを保持する。このラッチ519内のアドレスは、各アドレスポインタW0,R0,W1,R1のいずれかに対応するメモリのアドレスとして出力され、このアドレスに基づいてメモリへのアクセスが行われる。セレクタ509から出力されたアドレスは演算器505にも加えられる。演算器505は、セレクタ509からのアドレスに固定値"1"を加算して、このアドレスを更新し、更新されたアドレスをリミッタ506を介してアドレスレジスタ508に戻す。
請求項(抜粋):
メモリをアクセスするための複数のアドレスを生成するメモリアドレス発生装置であって、所定のタイミングで、N個(Nは自然数)のアドレスを該各アドレスの所定の相対関係に基づいて更新するアドレス更新手段を具備し、更新された前記各アドレスをインクリメントするメモリアドレス発生装置。
IPC (2件):
G06F 12/02 550 ,  G06T 1/60
FI (2件):
G06F 12/02 550 B ,  G06F 15/64 450 G
引用特許:
出願人引用 (6件)
全件表示
審査官引用 (1件)

前のページに戻る