特許
J-GLOBAL ID:200903024349408874

逐次型順序変換装置

発明者:
出願人/特許権者:
代理人 (1件): 青山 葆 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平9-054607
公開番号(公開出願番号):特開平9-330268
出願日: 1997年03月10日
公開日(公表日): 1997年12月22日
要約:
【要約】【課題】 アドレス変換表メモリの記憶容量を小さくする。【解決手段】 切換回路53は、順/逆変換選択端子50の出力信号に応じて、書き込みメモリ選択端子37からの信号/反転信号を第1セレクタ38/第2セレクタ41と第2セレクタ41/第1セレクタ38とに切り換え供給する。第1,第2セレクタ38,41は、順変換に際して、書き込み時には変換アドレスバス39からの変換アドレスを選択する一方、読み出し時には入力アドレスバス42からの入力アドレスを選択する。また、逆変換に際して、書き込み時には入力アドレスを選択する一方、読み出し時には変換アドレスを選択する。その結果、1つの変換表で順変換と逆変換とを行うことができ、アドレス変換表メモリ35には順変換/逆変換の何れか一方の変換表のみを格納しておけばよい。このよううにして、アドレス変換表メモリ35の記憶容量を従来の半分にする。
請求項(抜粋):
入力アドレスから変換アドレスを得るための変換表が格納されて、アドレス入力端子から入力アドレス信号が与えられると、この入力アドレス信号に対応した変換アドレス信号を出力するアドレス変換表メモリと、データが書き込まれるランダムアクセスメモリと、モード選択端子から入力されたモード選択信号に基づいて第1のモードと第2のモードとの何れかを選択すると共に、選択されたモードに応じたアドレス選択制御信号を出力するモード選択手段と、上記入力アドレス信号および変換アドレス信号が入力されると共に、上記モード選択手段からの上記第1のモードに応じたアドレス選択制御信号を受けた場合には、上記入力アドレス信号を書き込みアドレス信号として上記ランダムアクセスメモリに供給する一方、上記変換アドレス信号を読み出しアドレス信号として上記ランダムアクセスメモリに供給し、上記第2のモードに応じたアドレス選択制御信号を受けた場合には、上記変換アドレス信号を書き込みアドレス信号として上記ランダムアクセスメモリに供給する一方、上記入力アドレス信号を読み出しアドレス信号として上記ランダムアクセスメモリに供給するアドレス選択手段を備えたことを特徴とする逐次型順序変換装置。
引用特許:
審査官引用 (5件)
全件表示

前のページに戻る