特許
J-GLOBAL ID:200903033092464416

クロック制御方法及び回路

発明者:
出願人/特許権者:
代理人 (1件): 加藤 朝道
公報種別:公開公報
出願番号(国際出願番号):特願2000-221207
公開番号(公開出願番号):特開2002-043904
出願日: 2000年07月21日
公開日(公表日): 2002年02月08日
要約:
【要約】【課題】簡易な構成により、高精度に、非整数の周波数変換を行うことができるクロック制御回路及び方法の提供。【解決手段】入力クロック又は前記入力クロックから生成されるクロックを基準のクロックとして、前記基準のクロックの周期毎に、前記基準のクロックに対する位相を、あらかじめ所定の単位位相差分加算又は減算するための制御信号を出力する制御回路102と、前記入力クロックを入力し、前記制御信号に基づき、前記基準のクロックに対して前記加算されてなる位相を有するクロックを出力する位相調整回路101と、を備える。
請求項(抜粋):
入力クロック又は前記入力クロックから生成されるクロックを基準のクロックとして、前記基準のクロックの周期毎に、前記基準のクロックに対して、あらかじめ定められた所定の単位位相差分、加算又は減算してなる位相を有する出力クロックを生成出力する手段を備えたことを特徴とするクロック制御回路。
IPC (4件):
H03K 5/135 ,  G06F 1/06 ,  G06F 1/08 ,  H03K 5/00
FI (4件):
H03K 5/135 ,  G06F 1/04 311 Z ,  G06F 1/04 320 A ,  H03K 5/00 M
Fターム (20件):
5B079DD03 ,  5B079DD04 ,  5B079DD05 ,  5J001AA04 ,  5J001BB05 ,  5J001BB10 ,  5J001BB11 ,  5J001BB12 ,  5J001BB24 ,  5J001BB25 ,  5J001DD09 ,  5J039AC12 ,  5J039JJ07 ,  5J039JJ14 ,  5J039KK09 ,  5J039KK10 ,  5J039KK16 ,  5J039KK27 ,  5J039KK31 ,  5J039MM10
引用特許:
審査官引用 (9件)
全件表示

前のページに戻る