特許
J-GLOBAL ID:200903033977831629

演算増幅器

発明者:
出願人/特許権者:
代理人 (3件): 森 哲也 ,  内藤 嘉昭 ,  崔 秀▲てつ▼
公報種別:公開公報
出願番号(国際出願番号):特願2005-119925
公開番号(公開出願番号):特開2005-333624
出願日: 2005年04月18日
公開日(公表日): 2005年12月02日
要約:
【課題】低電圧でレイルトゥレイル動作しかつ入力電流がゼロの演算増幅器の提供。【解決手段】この発明は、折り返しカスコード型の演算増幅器であって、差動入力部10と、カスコード電流源部20と、カレントミラー部30と、出力部40と、差動増幅部である差動増幅器50と、を備えている。差動入力部10は、差動信号を入力する差動対のP型のMOSトランジスタM2,M3を有し、このMOSトランジスタM2,M3は、それぞれウエル端子を備えている。差動増幅器50は、MOSトランジスタM2,M3のソース電圧と、所定の基準電圧Vrefとを比較し、この比較結果に応じて出力電圧を生成し、この生成した出力電圧を、MOSトランジスタM2,M3のウエル電圧として各ウエル端子に供給するようになっている。【選択図】 図1
請求項(抜粋):
ウエル端子をそれぞれ有し、差動信号を入力する差動対のMOSトランジスタと、この差動対のMOSトランジスタに定電流を供給する電流源とを含む差動入力部と、 前記差動対のMOSトランジスタの負荷として動作するMOSトランジスタ対で構成されるロード部と、 前記差動対のMOSトランジスタのソース電圧と所定の基準電圧とを比較し、この比較結果に応じて生成される出力信号を前記各ウエル端子に供給し、前記差動対のMOSトランジスタの各ウエル電圧を制御するウエル電圧制御部と、 を備えたことを特徴とする演算増幅器。
IPC (2件):
H03F3/45 ,  H03F1/22
FI (2件):
H03F3/45 Z ,  H03F1/22
Fターム (13件):
5J500AA01 ,  5J500AA47 ,  5J500AC05 ,  5J500AC37 ,  5J500AF16 ,  5J500AH10 ,  5J500AH25 ,  5J500AH29 ,  5J500AK02 ,  5J500AK09 ,  5J500AM17 ,  5J500AQ02 ,  5J500AT02
引用特許:
出願人引用 (6件)
  • 差動増幅回路
    公報種別:公開公報   出願番号:特願平3-260211   出願人:日本電気株式会社
  • ドライバ回路
    公報種別:公開公報   出願番号:特願2002-233212   出願人:松下電器産業株式会社
  • 増幅回路
    公報種別:公開公報   出願番号:特願平11-359407   出願人:テキサスインスツルメンツインコーポレイテツド
全件表示
審査官引用 (5件)
  • ドライバ回路
    公報種別:公開公報   出願番号:特願2002-233212   出願人:松下電器産業株式会社
  • 増幅回路
    公報種別:公開公報   出願番号:特願平11-359407   出願人:テキサスインスツルメンツインコーポレイテツド
  • 差動増幅回路
    公報種別:公開公報   出願番号:特願平6-172925   出願人:株式会社日立製作所, 日立東部セミコンダクタ株式会社
全件表示

前のページに戻る