特許
J-GLOBAL ID:200903058561017038
電子回路及びその製造方法
発明者:
,
,
,
,
,
,
,
,
出願人/特許権者:
,
代理人 (2件):
渡辺 望稔
, 三和 晴子
公報種別:公開公報
出願番号(国際出願番号):特願2006-024446
公開番号(公開出願番号):特開2007-207554
出願日: 2006年02月01日
公開日(公表日): 2007年08月16日
要約:
【課題】回路パターン等を有する基板(薄膜付き透明基板及びパターン付き透明基板)であって、その基板上の複数の層等における一部の層(PDP前面基板の場合であれば表示電極やバス電極)が、その他の層(PDP前面基板の場合であれば誘電体層)の影響で劣化することを抑制した薄膜付き透明基板及びパターン付き透明基板の提供。【解決手段】透明基板の上面に透明電導膜層を有し、その上面にSi化合物薄膜層を有する電子回路用の薄膜付き透明基板。【選択図】なし
請求項(抜粋):
透明基板の上面に透明電導膜層を有し、その上面にSi化合物薄膜層を有する電子回路用の薄膜付き透明基板。
IPC (2件):
FI (2件):
Fターム (4件):
5C027AA01
, 5C040GC19
, 5C040JA14
, 5C040JA16
引用特許:
出願人引用 (1件)
審査官引用 (5件)
全件表示
前のページに戻る