特許
J-GLOBAL ID:200903097406354732

アキュムレータおよびそれを用いた周波数シンセサイザ

発明者:
出願人/特許権者:
代理人 (1件): 古谷 史旺
公報種別:公開公報
出願番号(国際出願番号):特願平8-271019
公開番号(公開出願番号):特開平10-116181
出願日: 1996年10月14日
公開日(公表日): 1998年05月06日
要約:
【要約】【課題】 オーバーフローを起こす閾値を任意に設定可能とし、動作周期を任意の整数に選ぶことができるアキュムレータを実現する。【解決手段】外部から与える任意の整数Mと、全加算器の出力データA=K+Dとをコンパレータで比較し、このコンパレータの出力信号に従ってラッチに入力されるデータを強制的に書き換えることにより、任意の閾値Mにおいてオーバーフローが起こったものと同等な働きをさせる。
請求項(抜粋):
第1の設定データKを一方の入力とする全加算器と、前記全加算器の出力データAと第2の設定データMとを比較し、A<Mの場合とA≧Mの場合で異なる論理レベルを出力するコンパレータと、前記全加算器の出力データAと前記第2の設定データMとをデータ入力とし、前記コンパレータの出力を制御入力とし、A<Mの場合にAを出力し、A≧Mの場合にA-Mを出力するデータ変換回路と、クロックをトリガとして前記データ変換回路の出力データを保持し、その出力データDを前記全加算器の他方の入力に送出するラッチとを備えたことを特徴とするアキュムレータ。
IPC (3件):
G06F 7/00 ,  H03B 28/00 ,  H03L 7/197
FI (3件):
G06F 7/00 G ,  H03B 28/00 B ,  H03L 7/18 A
引用特許:
出願人引用 (6件)
全件表示

前のページに戻る