特許
J-GLOBAL ID:201103003073020690

システムクロック同期装置

発明者:
出願人/特許権者:
代理人 (2件): 井島 藤治 ,  鮫島 信重
公報種別:特許公報
出願番号(国際出願番号):特願平11-162543
公開番号(公開出願番号):特開2000-353026
特許番号:特許第3909169号
出願日: 1999年06月09日
公開日(公表日): 2000年12月19日
請求項(抜粋):
【請求項1】 二重化されたシステムクロック発生部を有するシステムクロック同期装置において、 他の系からのクロックを受けて、自系と他系のクロックの位相を検出する位相検出部と、 該位相検出部の出力を受けて、クロックの遅延量を制御するCPUを内蔵した回路遅延作成部と、 前記アクト系とスタンバイ系のCPU間を接続し、位相情報のやりとりを行なうメートCCインタフェースと、 を具備すると共に、二重系のシステムクロックが同期した時の各遅延量を記憶する記憶手段を前記回路遅延作成部内に設け、 前記回路遅延作成部は、CPUによりクロック遅延量を自動的に設定することができるように構成されていることを特徴とするシステムクロック同期装置。
IPC (2件):
G06F 1/04 ( 200 6.01) ,  G06F 1/10 ( 200 6.01)
FI (2件):
G06F 1/04 303 A ,  G06F 1/04 330 A
引用特許:
出願人引用 (7件)
全件表示
審査官引用 (1件)
  • クロック受信分配システム
    公報種別:公開公報   出願番号:特願平6-227623   出願人:日本電気通信システム株式会社, 日本電気株式会社

前のページに戻る