特許
J-GLOBAL ID:201203093449347799
表示装置および電子機器
発明者:
出願人/特許権者:
代理人 (4件):
藤島 洋一郎
, 三反崎 泰司
, 長谷部 政男
, 田名網 孝昭
公報種別:公開公報
出願番号(国際出願番号):特願2011-078493
公開番号(公開出願番号):特開2012-212077
出願日: 2011年03月31日
公開日(公表日): 2012年11月01日
要約:
【課題】画質劣化を抑制することが可能な表示装置および電子機器を提供する。【解決手段】有機EL表示装置1Aは、駆動側基板10上に、有機EL素子10Aと、トランジスタ10Bと、映像信号に対応する電荷を保持する保持容量素子10Cとを備えたものである。保持容量素子10Cは、駆動側基板10の側から順に、導電膜27A、酸化物半導体よりなる半導体層11、絶縁膜12Bおよび導電膜13Bを積層してなる。保持容量素子10Cでは、導電膜27A,13B間において容量形成がなされ、印加電圧に依存する容量変動が抑制される。【選択図】図1
請求項(抜粋):
基板上に、
表示素子と、
前記表示素子の駆動素子としてのトランジスタと、
映像信号に対応した電荷を保持する保持容量素子とを備え、
前記保持容量素子は、前記基板側から順に、第1導電膜と、酸化物半導体よりなる第1半導体層と、絶縁膜と、第2導電膜とを有する
表示装置。
IPC (5件):
G09F 9/30
, H01L 29/786
, H01L 21/336
, G02F 1/136
, H01L 51/50
FI (5件):
G09F9/30 338
, H01L29/78 618B
, H01L29/78 612D
, G02F1/1368
, H05B33/14 A
Fターム (80件):
2H092JA25
, 2H092JA46
, 2H092JB64
, 2H092JB66
, 2H092KA05
, 2H092KA08
, 2H092KA12
, 2H092KA18
, 2H092KA22
, 2H092NA01
, 3K107AA01
, 3K107BB01
, 3K107CC29
, 3K107CC33
, 3K107CC36
, 3K107CC45
, 3K107EE04
, 3K107HH05
, 5C094AA02
, 5C094AA21
, 5C094AA53
, 5C094BA03
, 5C094BA27
, 5C094BA43
, 5C094DA13
, 5C094DA15
, 5C094DB04
, 5C094EA10
, 5C094FB14
, 5F110AA26
, 5F110BB02
, 5F110CC02
, 5F110DD01
, 5F110DD02
, 5F110DD03
, 5F110DD05
, 5F110EE02
, 5F110EE03
, 5F110EE04
, 5F110EE06
, 5F110EE07
, 5F110EE14
, 5F110EE44
, 5F110FF01
, 5F110FF02
, 5F110FF03
, 5F110FF04
, 5F110FF09
, 5F110FF27
, 5F110FF28
, 5F110FF29
, 5F110FF30
, 5F110GG01
, 5F110GG13
, 5F110GG15
, 5F110GG25
, 5F110GG43
, 5F110HJ01
, 5F110HJ16
, 5F110HL02
, 5F110HL03
, 5F110HL04
, 5F110HL06
, 5F110HL07
, 5F110HL11
, 5F110HL12
, 5F110HL23
, 5F110NN03
, 5F110NN04
, 5F110NN22
, 5F110NN23
, 5F110NN24
, 5F110NN27
, 5F110NN34
, 5F110NN35
, 5F110NN36
, 5F110NN37
, 5F110NN73
, 5F110QQ11
, 5F110QQ19
引用特許:
前のページに戻る