Pat
J-GLOBAL ID:200903073152617642

データ・バースト転送回路、パラレル・シリアル変換回路およびシリアル・パラレル変換回路、発振回路

Inventor:
Applicant, Patent owner:
Agent (1): 酒井 昭徳
Gazette classification:公開公報
Application number (International application number):2000181521
Publication number (International publication number):2002007318
Application date: Jun. 16, 2000
Publication date: Jan. 11, 2002
Summary:
【要約】【課題】 メモリ・チップ間またはメモリ回路間を結ぶ配線の数を減らし、かつより高速に非同期データ・バースト転送をおこなうこと。【解決手段】 非同期データ・バースト転送回路1は、互いに位相が異なるn個のストローボ信号を出力するデータ・バースト転送用発振回路2、nビットのパラレル信号をシリアル信号に変換するパラレル・シリアル変換回路3a,3b、シリアル信号をnビットのパラレル信号に変換するシリアル・パラレル変換回路4a,4bを備え、パラレル・シリアル変換回路3a,3bはメモリ5aから読出されたデータをn個のストローボ信号に基づいてnビットずつパラレル信号からシリアル信号に変換して転送し、シリアル・パラレル変換回路4a,4bはn個のストローボ信号に基づいて各シリアル信号をnビットのパラレル信号に変換し、元のデータに戻してメモリ5bに格納する。
Claim (excerpt):
互いに位相が異なるn個(nは2以上の整数)のタイミング信号を出力する発振回路と、前記n個のタイミング信号に基づいてnビットのパラレル信号をシリアル信号に変換する1または複数のパラレル・シリアル変換回路と、前記n個のタイミング信号に基づいてシリアル信号をnビットのパラレル信号に変換する1または複数のシリアル・パラレル変換回路と、前記パラレル・シリアル変換回路から前記シリアル・パラレル変換回路にシリアル信号を送るための信号線と、前記発振回路から前記パラレル・シリアル変換回路および前記シリアル・パラレル変換回路のそれぞれに前記n個のタイミング信号を供給するための信号線と、を具備することを特徴とするデータ・バースト転送回路。
IPC (4):
G06F 13/38 330 ,  G06F 13/28 310 ,  G06F 13/28 ,  H03M 9/00
FI (4):
G06F 13/38 330 Z ,  G06F 13/28 310 L ,  G06F 13/28 310 H ,  H03M 9/00 A
F-Term (18):
5B061BA03 ,  5B061DD06 ,  5B061DD12 ,  5B061FF02 ,  5B061RR02 ,  5B061RR03 ,  5B061SS01 ,  5B077AA12 ,  5B077AA23 ,  5B077BB07 ,  5B077FF01 ,  5B077GG02 ,  5B077GG12 ,  5B077GG36 ,  5B077HH03 ,  5B077MM01 ,  5B077MM02 ,  5B077NN07
Patent cited by the Patent:
Cited by examiner (8)
Show all

Return to Previous Page