Pat
J-GLOBAL ID:201303034440416934

2相駆動CMOS断熱的論理回路

Inventor:
Applicant, Patent owner:
Agent (3): 上柳 雅誉 ,  須澤 修 ,  宮坂 一彦
Gazette classification:特許公報
Application number (International application number):2008128407
Publication number (International publication number):2009278433
Patent number:5239501
Application date: May. 15, 2008
Publication date: Nov. 26, 2009
Claim (excerpt):
【請求項1】CMOSスタティック論理回路の直流電源を台形波電源へ、グランドを三角波電源へ置換し、 前記直流電源の電源電圧を第1電源電圧とし、前記第1電源電圧の1/2の電圧を第2電源電圧とし、前記グランドの電源電圧を第3電源電圧としたときに、 前記台形波電源は前記第1電源電圧と前記第2電源電圧との間で振幅する形状を有し、 前記三角波電源は前記第2電源電圧と前記第3電源電圧との間で振幅する形状を有し、 前記台形波電源と前記三角波電源との2相の電源で駆動した断熱的論理回路。
IPC (2):
H03K 19/00 ( 200 6.01) ,  H03K 19/0948 ( 200 6.01)
FI (2):
H03K 19/00 A ,  H03K 19/094 B
Patent cited by the Patent:
Cited by examiner (6)
  • CMOS回路
    Gazette classification:公開公報   Application number:特願平7-013282   Applicant:エイ・ティ・アンド・ティ・コーポレーション
  • 断熱充電論理回路
    Gazette classification:公開公報   Application number:特願2003-038082   Applicant:日本電信電話株式会社
  • メモリ回路
    Gazette classification:公開公報   Application number:特願2005-036519   Applicant:日本電信電話株式会社
Show all

Return to Previous Page