特許
J-GLOBAL ID:200903035138949196
データ駆動回路、これを利用した発光表示装置、及びその駆動方法
発明者:
,
,
,
出願人/特許権者:
,
代理人 (3件):
八田 幹雄
, 奈良 泰男
, 宇谷 勝幸
公報種別:公開公報
出願番号(国際出願番号):特願2006-130863
公開番号(公開出願番号):特開2007-041531
出願日: 2006年05月09日
公開日(公表日): 2007年02月15日
要約:
【課題】均一な輝度の映像を表示できるようにしたデータ駆動回路、これを利用した発光表示装置、及びその駆動方法を提供する。【解決手段】複数の階調電圧を生成するためのガンマ電圧部300と、水平期間の第1期間の間に画素から所定の電流の供給を受ける少なくとも一つの電流シンク部と、前記第1期間の間階段波形態で増加する比較電圧を生成する電圧生成部310と、前記所定の電流に対応して生成される補償電圧と前記比較電圧を比べて論理信号を生成するための少なくとも一つの比較器260と、前記論理信号が入力される時p(pは自然数)ビットの補償データを生成するための少なくとも一つの補償データ生成部240と、外部から供給されるk(kは自然数)ビットのデータと前記補償データを利用して合成データを生成し、前記合成データのビット値に対応して前記階調電圧の中でいずれか一つの階調電圧をデータ信号で選択するためのデジタル-アナログ変換器を備える。【選択図】図8
請求項(抜粋):
複数の階調電圧を生成するためのガンマ電圧部と、
水平期間の第1期間の間に画素から所定の電流の供給を受ける少なくとも一つの電流シンク部と、
前記第1期間の間に階段波形態に上昇する比較電圧を生成する電圧生成部と、
前記所定の電流に対応して生成される補償電圧と前記比較電圧とを比べて論理信号を生成するための少なくとも一つの比較器と、
前記論理信号が入力されるときにpビットの補償データを生成するための少なくとも一つの補償データ生成部と、
外部から供給されるkビットのデータと前記補償データとを利用して合成データを生成し、前記合成データのビット値に対応して前記階調電圧の中でいずれか一つの階調電圧をデータ信号で選択するためのデジタルアナログ変換器と、を備えることを特徴とするデータ駆動回路。
IPC (3件):
G09G 3/30
, G09G 3/20
, H01L 51/50
FI (11件):
G09G3/30 K
, G09G3/30 J
, G09G3/20 641Q
, G09G3/20 624B
, G09G3/20 623F
, G09G3/20 612F
, G09G3/20 641D
, G09G3/20 611H
, G09G3/20 642A
, G09G3/20 621A
, H05B33/14 A
Fターム (15件):
3K107AA01
, 3K107BB01
, 3K107CC33
, 3K107EE03
, 3K107HH04
, 3K107HH05
, 5C080AA06
, 5C080BB05
, 5C080DD05
, 5C080EE28
, 5C080EE29
, 5C080FF11
, 5C080JJ02
, 5C080JJ03
, 5C080JJ04
引用特許:
出願人引用 (1件)
審査官引用 (14件)
全件表示
前のページに戻る