特許
J-GLOBAL ID:200903060784928738

画像表示装置

発明者:
出願人/特許権者:
代理人 (1件): ポレール特許業務法人
公報種別:公開公報
出願番号(国際出願番号):特願2006-140106
公開番号(公開出願番号):特開2007-310207
出願日: 2006年05月19日
公開日(公表日): 2007年11月29日
要約:
【課題】外部からのクロックや制御信号を必要とせずに低電圧で高速動作するレベルシフト回路を搭載して高い歩留まりが確保された画像表示装置を提供する。【解決手段】ソースが電源に接続され、ゲートとドレインがクロスカップル接続された一対のトランジスタと、ソースが低電圧源又は接地点に、ドレインがクロスカップルの接続点に接続され、一方のゲートに入力信号が、もう一方のゲートに入力反転信号が接続されたトランジスタとを有するレベルシフト回路に、ゲートがクロスカップルの接続点に接続され、ドレインが対となるクロスカップルの接続点に接続され、一方のソースに入力信号が、もう一方のソースに入力反転信号が接続されるトランジスタを付加した構成のレベルシフト回路で、少なくともゲートがクロスカップルの接続点に接続されるトランジスタは、絶縁体基板上に形成されたTFTを用いる。【選択図】図1
請求項(抜粋):
それぞれのソース電極が電源電圧に接続され、それぞれのゲート電極が互いのドレイン電極に接続された第1PMOSトランジスタおよび第2PMOS型トランジスタと、 ソース電極が接地電位に接続され、ドレイン電極が前記第1PMOSトランジスタのドレイン電極に接続され、ゲート電極が入力端子に接続される第1NMOSトランジスタと、 ソース電極が基準電位に接続され、ドレイン電極が前記第2PMOSトランジスタのドレイン電極に接続され、ゲート電極が入力反転端子に接続される第2NMOSトランジスタと、 前記第1NMOSトランジスタと前記第1PMOSトランジスタのドレイン電極に接続されるゲート電極と、ソース電極とドレイン電極がそれぞれ前記第1NMOSトランジスタのゲート電極と前記第2NMOSトランジスタのドレイン電極に接続される第3NMOSトランジスタと、 前記第2NMOSトランジスタと前記第2PMOSトランジスタのドレイン電極に接続されるゲート電極を有し、ソース電極とドレイン電極がそれぞれ、前記第2NMOSトランジスタのゲート電極と前記第1NMOSトランジスタのドレイン電極に接続される第4NMOSトランジスタとを有し、 少なくとも前記第3NMOSトランジスタと前記第4NMOSトランジスタが絶縁体基板上に構成されるレベルシフト回路を複数備えるレベルシフト部と、 複数の画素回路が画像表示パネル上にマトリクス状に配置された画素部と、 前記各画素回路を走査する信号を生成するゲートドライバ部と、 前記各画素回路に映像信号をデータ信号線を介して供給するデータドライバ部を有することを特徴とする画像表示装置。
IPC (5件):
G09G 3/36 ,  G09G 3/20 ,  G09G 3/30 ,  G02F 1/133 ,  H03K 3/356
FI (9件):
G09G3/36 ,  G09G3/20 680G ,  G09G3/20 621M ,  G09G3/20 621L ,  G09G3/20 622B ,  G09G3/20 622G ,  G09G3/30 J ,  G02F1/133 550 ,  H03K3/356 B
Fターム (37件):
2H093NA16 ,  2H093NC01 ,  2H093NC02 ,  2H093NC21 ,  2H093NC33 ,  2H093NC34 ,  2H093ND49 ,  2H093ND53 ,  2H093ND54 ,  2H093NE01 ,  2H093NE03 ,  5C006AA16 ,  5C006BB16 ,  5C006BC20 ,  5C006BF25 ,  5C006BF27 ,  5C006BF32 ,  5C006BF34 ,  5C006EB04 ,  5C006EB05 ,  5C006FA46 ,  5C006FA51 ,  5C080AA06 ,  5C080AA10 ,  5C080BB05 ,  5C080DD08 ,  5C080DD25 ,  5C080DD27 ,  5C080EE29 ,  5C080FF11 ,  5C080JJ02 ,  5C080JJ03 ,  5C080JJ05 ,  5J034AB04 ,  5J034AB07 ,  5J034CB01 ,  5J034DB08
引用特許:
出願人引用 (4件)
全件表示
審査官引用 (5件)
全件表示

前のページに戻る