特許
J-GLOBAL ID:200903065479039720

電源回路

発明者:
出願人/特許権者:
代理人 (8件): 飯高 勉 ,  阿部 龍吉 ,  蛭川 昌信 ,  内田 亘彦 ,  菅井 英雄 ,  青木 健二 ,  韮澤 弘 ,  米澤 明
公報種別:公開公報
出願番号(国際出願番号):特願2004-235698
公開番号(公開出願番号):特開2006-053803
出願日: 2004年08月13日
公開日(公表日): 2006年02月23日
要約:
【課題】 ICチップに一体化され部品点数を削減した電源回路の提供。【解決手段】 電源回路50は、ICチップ2に、図示を省略している第1、第2の出力電圧が異なるリニアレギュレータと、各リニアレギュレータに付設される過電流保護回路と、各リニアレギュレータの出力電圧の短絡検出回路と、各リニアレギュレータの出力電圧が供給される負荷のリセット回路を実装して構成される。各リニアレギュレータの出力電圧は、(b)、(c)よりコンパレータ21の反転入力端子に入力される。【選択図】 図1
請求項(抜粋):
ICチップに、レギュレータと、前記レギュレータに付設される過電流保護回路と、前記レギュレータの出力電圧の短絡検出回路と、前記レギュレータの出力電圧が供給される負荷のリセット回路とを実装したことを特徴とする、電源回路。
IPC (2件):
G05F 1/56 ,  G05F 1/10
FI (2件):
G05F1/56 320S ,  G05F1/10 304M
Fターム (28件):
5H410CC02 ,  5H410DD02 ,  5H410EA10 ,  5H410EA37 ,  5H410EB04 ,  5H410EB09 ,  5H410EB16 ,  5H410FF03 ,  5H410FF05 ,  5H410FF25 ,  5H410LL06 ,  5H410LL13 ,  5H410LL20 ,  5H430BB01 ,  5H430BB05 ,  5H430BB09 ,  5H430BB20 ,  5H430CC06 ,  5H430EE02 ,  5H430FF01 ,  5H430FF07 ,  5H430FF13 ,  5H430GG01 ,  5H430GG11 ,  5H430HH03 ,  5H430LA07 ,  5H430LA13 ,  5H430LB06
引用特許:
出願人引用 (12件)
全件表示
審査官引用 (11件)
全件表示

前のページに戻る