特許
J-GLOBAL ID:200903082574015342

電圧レベルトランスファ-

発明者:
出願人/特許権者:
代理人 (1件): 西川 惠清 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-311496
公開番号(公開出願番号):特開2000-183724
出願日: 1999年11月01日
公開日(公表日): 2000年06月30日
要約:
【要約】 (修正有)【課題】 電圧トランスファー時間を短縮し、電力消費量を低減する。【解決手段】 NMOSトランジスタ310,PMOSトランジスター312,314、316、直列インバータ330、332を含む。トランジスタ310のソース領域、ドレイン領域は、信号Vi、インバータ330に連結される。トランジスタ312のソース領域、ドレイン領域は、電源Vdd、トランジスタ310のゲートに連結されゲートは反転Voで制御される。トランジスタ314のソース領域、ドレイン領域は、電源Vpp、トランジスタ310のゲートに連結され、ゲートは信号Voによって制御される。トランジスタ316のソース領域、ドレイン領域は、電源Vpp、トランジスタ310のドレイン領域に連結され、ゲートは、反転Voに連結される。
請求項(抜粋):
ゲート電圧によって制御され、第1信号を第2信号にトランスファーするのに好適なシングルエンド入力電圧レベルトランスファー(single-end-input voltage level transfer)であって、前記電圧レベルトランスファーは以下の構成を含むことを特徴とする:第1ドレイン領域、第1ソース領域および第1ゲートを備え、第1ソース領域が第1信号に連結される第1トランジスター;第1インバーター、第1インバーターの入力端は、第1トランジスターの第1ドレイン領域に連結され、第1インバーターは、第2信号に対してコンプリメンタリなコンプリメンタリ第2信号をエキスポートする;第2インバーター、第2インバーターの入力端は、第1インバーターの出力端に連結され、第2インバーターは第2信号をエキスポートする;第2ドレイン領域、第2ソース領域および第2ゲートを有する第2トランジスター、第2ソース領域は第1電源に連結され、第2ドレイン領域は第1ゲートに連結され、第2ゲートは前記コンプリメンタリ第2信号によって制御される;第3ドレイン領域、第3ソース領域および第3ゲートを有する第3トランジスター、第3ソース領域は第2電源に連結され、第3ドレイン領域は第1ゲートに連結され、第3ゲートは第2信号によって制御される;第4ドレイン領域、第4ソース領域および第4ゲートを有する第4トランジスター、第4ドレイン領域は第1インバーターの入力端に連結され、第4ソース領域は第2電源に連結され、第4ゲートは第1インバーターの出力端に連結される。
引用特許:
審査官引用 (7件)
  • 電圧レベル変換回路
    公報種別:公開公報   出願番号:特願平7-060716   出願人:松下電器産業株式会社
  • 入力回路
    公報種別:公開公報   出願番号:特願平5-323594   出願人:日本電気株式会社
  • レベルシフト半導体装置
    公報種別:公開公報   出願番号:特願平7-217636   出願人:株式会社東芝
全件表示

前のページに戻る