特許
J-GLOBAL ID:200903096414066529
記憶装置
発明者:
,
出願人/特許権者:
代理人 (1件):
稲本 義雄
公報種別:公開公報
出願番号(国際出願番号):特願平10-257878
公開番号(公開出願番号):特開2000-090661
出願日: 1998年09月11日
公開日(公表日): 2000年03月31日
要約:
【要約】【課題】 画像データなどのシャッフリングを、高速に行う。【解決手段】 メモリセルアレイ5は、行アドレスおよび列アドレスによって指定されるメモリセルを有しており、行デコーダ3Rは、行アドレスをデコードし、列ドライバ4Rを介して、メモリセルアレイ5に供給するようになされている。列デコーダ3Cまたは103は、列アドレスWまたはRをそれぞれデコードし、列ドライバ4Cまたは131Cを介してメモリセルアレイ5にそれぞれ供給するようになされている。そして、列デコーダ131Cは、そのデコード結果をプログラマブルに変更することができるものとされており、これにより、例えば、列デコーダ3Cと131Cとにおけるデコード結果が異なるように、列デコーダ131Cのプログラムを行うことで、データのシャッフリングを、高速に行うことができるようになされている。
請求項(抜粋):
データを記憶する記憶装置であって、第1および第2のアドレスによって指定される記憶単位を有する記憶手段と、前記第1のアドレスをデコードし、前記記憶手段に供給する第1のデコード手段と、複数の前記第2のアドレスそれぞれをデコードし、前記記憶手段に供給する複数の第2のデコード手段とを備え、前記複数の第2のデコード手段のうちの1以上は、そのデコード結果をプログラマブルに変更することができるものであることを特徴とする記憶装置。
IPC (5件):
G11C 11/401
, G06T 1/60
, G11C 7/00 311
, G11C 15/04
, G11C 15/04 601
FI (5件):
G11C 11/34 371 H
, G11C 7/00 311 F
, G11C 15/04 Z
, G11C 15/04 601 A
, G06F 15/64 450 G
Fターム (8件):
5B024AA15
, 5B024BA18
, 5B024CA07
, 5B024CA15
, 5B024CA27
, 5B047EA01
, 5B047EB05
, 5B047EB11
引用特許:
前のページに戻る