特許
J-GLOBAL ID:202203010613080922
デジタル時間変換器及び情報処理装置
発明者:
出願人/特許権者:
代理人 (4件):
中村 行孝
, 関根 毅
, 赤岡 明
, 川崎 康
公報種別:特許公報
出願番号(国際出願番号):特願2018-051613
公開番号(公開出願番号):特開2019-165330
特許番号:特許第7002378号
出願日: 2018年03月19日
公開日(公表日): 2019年09月26日
請求項(抜粋):
【請求項1】 起動信号に同期して発振動作を行う発振器と、 前記起動信号が入力されたタイミングで前記発振器の発振回数のカウントを開始し、前記発振器から出力された発振信号をデジタル入力信号に応じた基準発振回数に到達するまでカウントし、前記基準発振回数に到達するタイミングに同期して前記起動信号を遅延させた第1遅延起動信号を出力するカウント回路と、 前記第1遅延起動信号を前記デジタル入力信号に応じた遅延時間分遅延させた第2遅延起動信号を出力する遅延付加回路と、前記起動信号と前記第2遅延起動信号とに基づいて、前記デジタル入力信号に応じたパルス幅のパルス信号を出力するパルス出力回路と、前記起動信号を、前記発振器及び前記カウント回路に基づく信号遅延と、前記遅延付加回路に基づく信号遅延と、に応じて遅延させる遅延調整回路と、を備え、 前記カウント回路は、前記デジタル入力信号の上位側ビットに基づいて前記基準発振回数を設定し、 前記遅延付加回路は、前記デジタル入力信号の少なくとも下位側ビットに応じた遅延時間分前記第1遅延起動信号を遅延させた前記第2遅延起動信号を出力し、前記パルス出力回路は、前記遅延調整回路にて前記起動信号を遅延させた信号と前記第2遅延起動信号とに基づいて、前記パルス信号を出力し、前記第2遅延起動信号は、前記起動信号を前記デジタル入力信号に応じた遅延時間分遅延させた信号であるデジタル時間変換器。
IPC (3件):
H03K 5/131 ( 201 4.01)
, H03K 5/133 ( 201 4.01)
, H03K 5/135 ( 200 6.01)
FI (3件):
H03K 5/131
, H03K 5/133
, H03K 5/135
引用特許:
前のページに戻る