Pat
J-GLOBAL ID:200903093410399320
クロック制御回路
Inventor:
Applicant, Patent owner:
Agent (1):
鈴江 武彦 (外6名)
Gazette classification:公開公報
Application number (International application number):1997272790
Publication number (International publication number):1999110062
Application date: Oct. 06, 1997
Publication date: Apr. 23, 1999
Summary:
【要約】【課題】サイクルタイムが短い外部クロックから種々の位相を持つ内部クロックを正常に発生することを特徴とする。【解決手段】内部クロックCKHは遅延回路17を介して同期型調整遅延回路18の前進遅延部FDに入力される。この同期型調整遅延回路18には内部クロックCK′が制御クロックとして入力される。同期型調整遅延回路18内の前進遅延部FDには複数の遅延段が設けられており、上記パルスFCL′は同期型調整遅延回路18の前進遅延部FDで、次のサイクルの内部クロックCK′が立ち上がる時点までの時間に相当するΔの時間だけ遅延される。内部クロックCK′は複数の遅延段が設けられた後進遅延部HBDで、時間Δ/2に相当する遅延量だけ遅延される。後進遅延部HBDの出力HCLQは遅延回路19を介して、内部クロックCKQとして出力される。
Claim (excerpt):
一定の位相関係を持つ第1、第2の信号が供給され、第1の信号が供給された時点から第2の信号が供給されるまでの時点の時間間隔の半分の時間に相当する遅延量を保持する手段と、上記第2の信号が供給された時点からこの第2の信号を上記保持された遅延量の時間だけ遅延して第3の信号を発生する手段とを具備したことを特徴とする信号発生回路。
Patent cited by the Patent:
Cited by examiner (7)
-
遅延回路装置
Gazette classification:公開公報
Application number:特願平7-307950
Applicant:日本電気株式会社
-
狭撃型同期式遅延回路
Gazette classification:公開公報
Application number:特願平9-102624
Applicant:日本電気株式会社
-
半導体回路装置
Gazette classification:公開公報
Application number:特願平9-157853
Applicant:日本電気株式会社
-
同期式遅延回路
Gazette classification:公開公報
Application number:特願平9-123040
Applicant:日本電気株式会社
-
多重同期遅延回路
Gazette classification:公開公報
Application number:特願平9-040701
Applicant:日本電気株式会社
-
クロック制御回路
Gazette classification:公開公報
Application number:特願平9-100490
Applicant:株式会社東芝
-
位相シフト同期回路
Gazette classification:公開公報
Application number:特願平10-369322
Applicant:株式会社東芝
Show all
Return to Previous Page