特許
J-GLOBAL ID:200903008872559660
データ処理システム
発明者:
,
,
,
出願人/特許権者:
代理人 (3件):
津軽 進
, 宮崎 昭彦
, 笛田 秀仙
公報種別:公表公報
出願番号(国際出願番号):特願2003-553409
公開番号(公開出願番号):特表2005-521124
出願日: 2002年12月05日
公開日(公表日): 2005年07月14日
要約:
共有のメモリ(10)を介して互いにデータストリームを通信する、複数のプロセッサ(12a、12b、12c)を有するデータ処理システムが説明されている。各々のプロセッサは、管理ユニット(18a)及び計算ユニット(12a)を有する。データ処理システムは、データオブジェクトのストリームを通過するとき、プロセッサ(12a-c)を同期するためのプロセッサ同期手段(18)を有する。この目的のため、プロセッサは、同期手段(18)への同期命令(Ca-c)を発することができる。少なくともプロセッサの一つ(12a)は、キャッシュメモリ(184a)を有し、同期手段(18)は、同期命令(Ca)に応じてキャッシュ動作(CCa)を開始する。
請求項(抜粋):
メモリと、当該メモリに接続された第1プロセッサ及び第2プロセッサと、データオブジェクトのストリームを通すとき前記プロセッサを同期させるためのプロセッサ同期手段とを有し、これらプロセッサは前記データオブジェクトの前記ストリーム上でプロセスを実施し、第1プロセッサは、第2プロセッサによる読出しのために前記メモリに連続的に前記データオブジェクトを記憶することによって前記ストリームから第2プロセッサへ連続的なデータオブジェクトを通し、前記プロセッサは前記同期手段へ同期命令を発することができ、少なくとも前記プロセッサの一つは、キャッシュメモリを有し、前記同期手段は、同期命令に応じてキャッシュ動作を開始する、データ処理システム。
IPC (3件):
G06F12/08
, G06F15/17
, G06T1/20
FI (10件):
G06F12/08 531B
, G06F12/08 505B
, G06F12/08 507F
, G06F12/08 531F
, G06F12/08 551Z
, G06F12/08 559D
, G06F12/08 561
, G06F12/08 565
, G06F15/17
, G06T1/20 B
Fターム (19件):
5B005JJ01
, 5B005KK14
, 5B005KK22
, 5B005LL15
, 5B005MM05
, 5B005NN22
, 5B005NN31
, 5B005PP01
, 5B005PP21
, 5B045BB32
, 5B045BB34
, 5B045DD01
, 5B045DD12
, 5B045DD13
, 5B057AA20
, 5B057CG05
, 5B057CH02
, 5B057CH08
, 5B057CH11
引用特許:
引用文献:
審査官引用 (13件)
-
Re: non-blocking ops vs. threads
-
Re: non-blocking ops vs. threads
-
Re: non-blocking ops vs. threads
全件表示
前のページに戻る