特許
J-GLOBAL ID:200903057005959605

雑音除去を有するループフィルタ

発明者:
出願人/特許権者:
代理人 (21件): 鈴江 武彦 ,  蔵田 昌俊 ,  河野 哲 ,  中村 誠 ,  福原 淑弘 ,  峰 隆司 ,  白根 俊郎 ,  村松 貞男 ,  野河 信久 ,  幸長 保次郎 ,  河野 直樹 ,  砂川 克 ,  風間 鉄也 ,  勝村 紘 ,  河井 将次 ,  佐藤 立志 ,  岡田 貴志 ,  堀内 美保子 ,  竹内 将訓 ,  市原 卓三 ,  山下 元
公報種別:公表公報
出願番号(国際出願番号):特願2009-518449
公開番号(公開出願番号):特表2009-543463
出願日: 2007年06月15日
公開日(公表日): 2009年12月03日
要約:
【解決手段】 ループフィルタは、第1及び第2の信号経路720,730、演算増幅器(オペアンプ)736及び雑音除去経路740を含む。第1の信号経路720は、第1の信号に第1の伝達関数を供給する。第2の信号経路730は、第2の信号に第2の伝達関数を供給する。第2の信号は、第1の信号のスケール化バージョンである。キャパシタ734は、因子アルファだけ小さくスケールされる。オペアンプは、第1及び第2の信号経路に結合され、オペアンプ雑音を有する制御信号VCTRLを生成するために第1及び第2の信号経路からの信号を合計することを容易にするように形成される。雑音除去経路740は、オペアンプに結合され、制御信号中のオペアンプ雑音を相殺するのに使用される雑音除去信号VCTRLを生成する。制御信号VCTRL及び雑音消去信号VNは、電圧制御発振器(VCO)内に含まれるバリキャップ750の各ノードに適用される。【選択図】 図7A
請求項(抜粋):
第1の信号を受信し、前記第1の信号に第1の伝達関数を供給するために形成される第1の信号経路と、 第2の信号を受信し、前記第2の信号に第2の伝達関数を供給するために形成される第2の信号経路と、 前記第1及び第2の信号経路に結合され、オペアンプ雑音を有する制御信号を生成するために前記第1及び第2の信号経路からの信号を合計することを容易にするように形成される演算増幅器(オペアンプ)と、 前記オペアンプに結合され、前記制御信号中の前記オペアンプ雑音を相殺するために使用される雑音除去信号を供給する雑音除去経路と、 を備える装置。
IPC (4件):
H03H 11/04 ,  H03L 7/093 ,  H03B 5/08 ,  H03B 5/12
FI (5件):
H03H11/04 D ,  H03L7/08 E ,  H03H11/04 J ,  H03B5/08 Z ,  H03B5/12 B
Fターム (42件):
5J081AA02 ,  5J081CC30 ,  5J081DD09 ,  5J081DD11 ,  5J081EE02 ,  5J081EE03 ,  5J081EE18 ,  5J081FF02 ,  5J081FF19 ,  5J081FF21 ,  5J081FF23 ,  5J081KK02 ,  5J081KK09 ,  5J081KK22 ,  5J081LL05 ,  5J081MM03 ,  5J081MM04 ,  5J098AA01 ,  5J098AA05 ,  5J098AA11 ,  5J098AA14 ,  5J098AB02 ,  5J098AB03 ,  5J098AB12 ,  5J098AB15 ,  5J098AB31 ,  5J098AD11 ,  5J098CB03 ,  5J098CB10 ,  5J106AA04 ,  5J106CC01 ,  5J106CC21 ,  5J106CC41 ,  5J106CC45 ,  5J106CC52 ,  5J106DD02 ,  5J106DD05 ,  5J106DD13 ,  5J106GG07 ,  5J106JJ04 ,  5J106KK06 ,  5J106KK24
引用特許:
審査官引用 (12件)
全件表示
引用文献:
審査官引用 (1件)
  • 定本OPアンプ回路の設計, 19900930, p.67-70

前のページに戻る