特許
J-GLOBAL ID:200903065263398319
アドレスビットを使用してアドレス空間におけるデータのセキュリティ属性を通知するシステムおよび方法
発明者:
,
出願人/特許権者:
代理人 (2件):
谷 義一
, 阿部 和夫
公報種別:公開公報
出願番号(国際出願番号):特願2005-217236
公開番号(公開出願番号):特開2006-065851
出願日: 2005年07月27日
公開日(公表日): 2006年03月09日
要約:
【課題】 無許可のプログラムコード改変を防止するためのシステムおよび方法を提供すること。【解決手段】 インテグリ制御システムは、アドレスビットを使用して、システムメモリに記憶されているデータの暗号化および/または保護を可能にする。暗号化機構および保護機構は、データバスを介してCPUに結合され、データバスを介してメモリに結合される。システムメモリに記憶すべきまたはシステムメモリから取り出すべきデータの位置を決定するアドレスバスは、複数のアドレスラインを備えている。アドレスラインのうち少なくとも1本は、暗号化機構が、データをメモリに記憶する前に暗号化し、メモリから取り出した後に復号化できるようにする。もう1本のアドレスラインは、保護機構がデータのハッシュを生成できるようにする。ハッシュは、データがシステムメモリに記憶されている間に改変されたかどうかを判定するために記憶され使用される。【選択図】 図8
請求項(抜粋):
メモリにデータを記憶するシステムであって、
CPUと、
データバスを介して前記CPUに結合され、データバスを介して前記メモリに結合されているセキュリティ機構と、
複数のアドレスラインを有し、前記アドレスラインのうち少なくとも1本が、前記セキュリティ機構が前記データに対して前記メモリへの記憶前にセキュリティを提供できるようにするアドレスバスとを備えることを特徴とするシステム。
IPC (4件):
G06F 21/24
, G09C 1/00
, G06F 21/22
, H04L 9/10
FI (5件):
G06F12/14 540A
, G06F12/14 560C
, G09C1/00 660D
, G06F9/06 660J
, H04L9/00 621Z
Fターム (19件):
5B017AA03
, 5B017AA08
, 5B017BA07
, 5B017BA09
, 5B017BB08
, 5B017CA01
, 5B017CA02
, 5B017CA15
, 5B076FD00
, 5J104AA08
, 5J104AA12
, 5J104AA32
, 5J104JA01
, 5J104LA01
, 5J104NA02
, 5J104NA12
, 5J104NA27
, 5J104NA38
, 5J104PA14
引用特許:
出願人引用 (9件)
全件表示
審査官引用 (8件)
全件表示
前のページに戻る