Pat
J-GLOBAL ID:200903085792095268
半導体素子
Inventor:
,
,
,
,
,
Applicant, Patent owner:
Agent (1):
外川 英明
Gazette classification:公開公報
Application number (International application number):2001144730
Publication number (International publication number):2002083963
Application date: May. 15, 2001
Publication date: Mar. 22, 2002
Summary:
【要約】【課題】 オン抵抗を低減するとともに、耐圧を向上する。【解決手段】 ソース層14の表面からウエル層13及びドリフト層12を貫いて半導体基板11内に至るまでトレンチ溝15が形成されている。このトレンチ溝15内のドリフト層12から半導体基板11に至る領域に、第1の絶縁膜16を介して埋め込み電極17が形成されている。、また、トレンチ溝15内のソース層14からウエル層13を通りドリフト層12に至る領域に、第2の絶縁膜18を介して埋め込み電極17と電気的に絶縁されてゲート電極19が形成されている。
Claim (excerpt):
第1導電型の半導体基板と、前記半導体基板の一方の面に形成された第1導電型のドリフト層と、前記ドリフト層の表面に選択的に形成された第2導電型のウェル層と、前記ウェル層の表面に選択的に形成された第1導電型のソース層と、前記ソース層の表面から前記ウェル層を貫いて少なくとも前記ドリフト層内に至るまで形成されたトレンチ溝と、前記トレンチ溝内に第1の絶縁膜を介して形成された埋め込み電極と、前記ドリフト層、前記ウェル層及び前記ソース層上に第2の絶縁膜を介して形成された制御電極と、前記前記半導体基板の他方の面に形成された第1の主電極と、前記ウェル層上に形成され、前記ソース層及び前記ウェル層に接続する第2の主電極とを具備することを特徴とする半導体素子。
IPC (3):
H01L 29/78 653
, H01L 29/78 652
, H01L 29/78
FI (4):
H01L 29/78 653 A
, H01L 29/78 652 J
, H01L 29/78 652 M
, H01L 29/78 652 S
Patent cited by the Patent:
Cited by examiner (11)
-
炭化珪素半導体装置及びその製造方法
Gazette classification:公開公報
Application number:特願平10-031125
Applicant:株式会社デンソー, 株式会社豊田中央研究所
-
半導体装置およびその製造方法
Gazette classification:公開公報
Application number:特願平5-270650
Applicant:株式会社東芝
-
トレンチ底部に厚いポリシリコン絶縁層を有するトレンチゲート型MISデバイスの製造方法
Gazette classification:公開公報
Application number:特願2001-172348
Applicant:シリコニックス・インコーポレイテッド
-
特開昭63-296282
-
特開平2-144971
-
特開平4-229662
-
絶縁ゲート型半導体装置およびその製造方法
Gazette classification:公開公報
Application number:特願平6-309106
Applicant:三菱電機株式会社
-
半導体装置
Gazette classification:公開公報
Application number:特願平8-325269
Applicant:株式会社東芝
-
半導体装置およびその製造方法
Gazette classification:公開公報
Application number:特願平9-337203
Applicant:トヨタ自動車株式会社
-
ソフトスイッチング回路
Gazette classification:公開公報
Application number:特願平10-326588
Applicant:富士電機株式会社
-
高耐圧半導体装置
Gazette classification:公開公報
Application number:特願平11-215318
Applicant:株式会社東芝
Show all
Return to Previous Page