特許
J-GLOBAL ID:200903026463525468
差動駆動回路およびそれを内蔵する電子機器
発明者:
,
,
出願人/特許権者:
代理人 (1件):
萩原 誠
公報種別:公開公報
出願番号(国際出願番号):特願2004-075940
公開番号(公開出願番号):特開2005-223872
出願日: 2004年03月17日
公開日(公表日): 2005年08月18日
要約:
【課題】差動増幅器を無くすかあるいは数を減らして、回路面積や消費電流を減らし、ノイズによる発振の問題を解決すると共に、高い駆動能力をもつ低電圧差動信号用差動駆動回路およびそれを内蔵する電子機器を提供する。【解決手段】差動信号が入力され電流信号を出力するMOSトランジスタからなるスイッチ回路と、一方が高電位側の電源電位に接続され、他方がスイッチ回路の一方のノードに接続され、ソースフォロワとして動作するNMOSトランジスタと、一方が低電位側の電源電位に接続され、他方がスイッチ回路の他方のノードに接続され、ソースフォロワとして動作するPMOSトランジスタとから構成される出力回路と、PMOSトランジスタとNMOSトランジスタのそれぞれのゲートに基準電位を供給する基準電位生成回路とを備え、基準電位生成回路は、オフセット電位一定で差動電位を可変してなる電位可変手段を備えて成る。【選択図】図1
請求項(抜粋):
差動信号が入力され電流信号を出力するMOSトランジスタからなるスイッチ回路と、
一方が高電位側の電源電位に接続され、他方が前記スイッチ回路の一方のノードに接続され、ソースフォロワとして動作するNMOSトランジスタと、一方が低電位側の電源電位に接続され、他方が前記スイッチ回路の他方のノードに接続され、ソースフォロワとして動作するPMOSトランジスタとから構成される出力回路と、
前記NMOSトランジスタと前記PMOSトランジスタのそれぞれのゲートに基準電位を供給する基準電位生成回路とを備え、
前記基準電位生成回路は、オフセット電位一定で差動電位を可変してなる電位可変手段を備えることを特徴とする低電圧差動信号用差動駆動回路。
IPC (3件):
H03K19/0175
, H03K17/687
, H04L25/02
FI (4件):
H03K19/00 101J
, H04L25/02 S
, H04L25/02 V
, H03K17/687 F
Fターム (46件):
5J055AX14
, 5J055AX44
, 5J055BX16
, 5J055CX24
, 5J055DX22
, 5J055DX56
, 5J055DX67
, 5J055DX72
, 5J055DX73
, 5J055DX83
, 5J055EX02
, 5J055EY03
, 5J055EY21
, 5J055EZ04
, 5J055EZ07
, 5J055EZ08
, 5J055EZ51
, 5J055FX18
, 5J055FX19
, 5J055FX37
, 5J055GX01
, 5J055GX02
, 5J055GX04
, 5J055GX05
, 5J056AA05
, 5J056BB18
, 5J056BB52
, 5J056CC00
, 5J056CC02
, 5J056CC04
, 5J056DD13
, 5J056DD29
, 5J056EE07
, 5J056FF06
, 5J056FF09
, 5J056GG09
, 5J056GG12
, 5J056KK01
, 5K029AA02
, 5K029AA18
, 5K029CC01
, 5K029DD02
, 5K029DD04
, 5K029DD24
, 5K029EE01
, 5K029GG07
引用特許:
出願人引用 (13件)
-
USP6111431号公報
-
USP6590432号公報
-
半導体集積回路装置
公報種別:公開公報
出願番号:特願平8-227795
出願人:日本電気株式会社
全件表示
審査官引用 (11件)
全件表示
前のページに戻る