特許
J-GLOBAL ID:200903071474776603

集積回路

発明者:
出願人/特許権者:
代理人 (1件): 岩橋 文雄 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-038371
公開番号(公開出願番号):特開2000-235509
出願日: 1999年02月17日
公開日(公表日): 2000年08月29日
要約:
【要約】【課題】 協調して動作する複数のプロセッサを持つ高密度集積回路において、限られたピン数の中、協調して動作する複数のプロセッサの内部状態を把握する。【解決手段】 プロセッサの命令プログラムのアドレスを示すプログラムカウンタ値と、特定アドレスを設定するブレイクポイントレジスタの値が一致したときに外部に比較結果信号を出力する比較手段と、複数のプロセッサの比較結果信号から一つを選択し、外部に出力すると共に、比較結果信号を選択したプロセッサと異なるプロセッサのプログラムカウンタ値や、プロセッサに同期して生成される信号を選択し、外部に出力する選択手段によって限られた出力信号で複数のプロセッサの内部状態を把握でき、効率よくデバックすることを可能とする。
請求項(抜粋):
命令プログラムによって動作するプロセッサを具備する高密度集積回路において、プロセッサを動作させるための命令プログラムが記述されているメモリと、実行中の前記命令プログラムのアドレスを示すプログラムカウンタと、前記プログラムカウンタと比較を行うための特定アドレスを設定するブレイクポイントレジスタと、前記プログラムカウンタと、前記ブレイクポイントレジスタの値が一致したときに外部に比較結果信号を出力する比較回路を備えたプロセッサを有することを特徴とする集積回路。
IPC (2件):
G06F 11/28 ,  G06F 11/28 315
FI (2件):
G06F 11/28 L ,  G06F 11/28 315 A
Fターム (5件):
5B042GA11 ,  5B042GC03 ,  5B042HH25 ,  5B042LA10 ,  5B042MC03
引用特許:
審査官引用 (16件)
全件表示

前のページに戻る