特許
J-GLOBAL ID:200903080259409127

半導体装置

発明者:
出願人/特許権者:
代理人 (1件): 伊東 忠彦
公報種別:公開公報
出願番号(国際出願番号):特願平11-172611
公開番号(公開出願番号):特開2001-007287
出願日: 1999年06月18日
公開日(公表日): 2001年01月12日
要約:
【要約】【課題】 電源ノイズの影響を抑制し、正確な制御クロック信号に基づいてデータ信号の出力タイミングを調整することが可能な半導体装置を提供することを目的とする。【解決手段】 内部クロック信号を出力するクロック回路10と、内部クロック信号に従いデータ信号を出力する出力回路20と、クロック回路10と出力回路20との間に設けられ、内部クロック信号を出力回路20に伝送するための伝送回路150,151を有し、伝送回路150,151に外部電源が供給されることにより上記課題を解決する。
請求項(抜粋):
内部クロック信号を出力するクロック回路と、前記内部クロック信号に従いデータ信号を出力する出力回路と、前記クロック回路と前記出力回路との間に設けられ、前記内部クロック信号を前記出力回路に伝送するための伝送回路とを有し、前記伝送回路に外部電源が供給されることを特徴とする半導体装置。
IPC (7件):
H01L 27/04 ,  H01L 21/822 ,  G06F 1/04 ,  G06F 1/10 ,  G11C 11/407 ,  H03K 19/0185 ,  H03K 19/0948
FI (7件):
H01L 27/04 F ,  G06F 1/04 A ,  G06F 1/04 330 A ,  G11C 11/34 354 F ,  G11C 11/34 362 S ,  H03K 19/00 101 C ,  H03K 19/094 B
Fターム (26件):
5B024AA15 ,  5B024BA21 ,  5B024BA23 ,  5B024BA27 ,  5B024BA29 ,  5B024CA07 ,  5B079BC10 ,  5B079DD08 ,  5F038BB04 ,  5F038BG09 ,  5F038BH19 ,  5F038CD06 ,  5F038DF01 ,  5F038DF05 ,  5F038DF07 ,  5F038EZ20 ,  5J056AA03 ,  5J056AA11 ,  5J056BB35 ,  5J056CC00 ,  5J056DD13 ,  5J056DD29 ,  5J056EE07 ,  5J056FF01 ,  5J056FF08 ,  5J056GG09
引用特許:
出願人引用 (9件)
  • DLL回路を内蔵する集積回路装置
    公報種別:公開公報   出願番号:特願平10-298478   出願人:富士通株式会社
  • 半導体記憶装置
    公報種別:公開公報   出願番号:特願平10-370171   出願人:日本電気株式会社
  • 半導体集積回路
    公報種別:公開公報   出願番号:特願平8-334209   出願人:富士通株式会社
全件表示

前のページに戻る