特許
J-GLOBAL ID:200903099847148774
デッドタイム制御回路
発明者:
,
出願人/特許権者:
代理人 (1件):
徳丸 達雄
公報種別:公開公報
出願番号(国際出願番号):特願2005-179012
公開番号(公開出願番号):特開2006-352741
出願日: 2005年06月20日
公開日(公表日): 2006年12月28日
要約:
【課題】 各温度で最適なデッドタイムを得ることができる温度特性調整機能を有し、又は、回路が大型化しコスト的に不利になることが無く、又は、デッドタイムの高精度な制御が可能なデッドタイム制御回路を提供する。 【解決手段】 基準電圧発生回路1と、オペアンプ2、トランジスタ11と抵抗3からなる電圧-電流変換部10と、カレントミラーと、遅延回路8及びAND回路9とを具備するデッドタイム制御回路において、負の温度特性を有する基準電圧発生回路1の出力電圧を電圧-電流変換部10によって電流変換し、その電流をカレントミラーによって伝達し、遅延回路8を構成する少なくとも1つのインバータに流れる電流を制御している。【選択図】 図1
請求項(抜粋):
遅延回路とAND回路とを具備するデッドタイム制御回路において、デッドタイムの温度特性が調整可能なことを特徴とするデッドタイム制御回路。
IPC (3件):
H03K 5/13
, H03K 17/14
, H03K 17/284
FI (3件):
H03K5/13
, H03K17/14
, H03K17/284
Fターム (37件):
5J001AA05
, 5J001BB00
, 5J001BB08
, 5J001BB12
, 5J001BB15
, 5J001BB25
, 5J001CC03
, 5J001DD02
, 5J001DD06
, 5J055AX15
, 5J055AX27
, 5J055AX37
, 5J055BX16
, 5J055BX17
, 5J055BX24
, 5J055BX27
, 5J055DX12
, 5J055DX56
, 5J055EX01
, 5J055EX07
, 5J055EY01
, 5J055EY12
, 5J055EY21
, 5J055EZ00
, 5J055EZ03
, 5J055EZ04
, 5J055EZ07
, 5J055EZ09
, 5J055EZ25
, 5J055EZ50
, 5J055EZ51
, 5J055FX04
, 5J055FX19
, 5J055FX33
, 5J055FX37
, 5J055GX01
, 5J055GX06
引用特許:
出願人引用 (1件)
-
信号処理用集積回路
公報種別:公開公報
出願番号:特願平5-253680
出願人:アメリカンテレフォンアンドテレグラフカムパニー
審査官引用 (15件)
全件表示
引用文献:
審査官引用 (1件)
-
「アナログ集積回路設計技術(上)」, 19901130, 270頁〜277頁
前のページに戻る